320MHz低相噪锁相频率合成器的设计与实现
摘要 | 第1-6页 |
ABSTRACT | 第6-9页 |
第一章 绪论 | 第9-18页 |
·研究背景 | 第9-11页 |
·频率合成技术概论 | 第11-15页 |
·直接式频率合成 | 第11-12页 |
·间接式频率合成 | 第12-14页 |
·直接数字式频率合成 | 第14-15页 |
·混合式频率合成 | 第15页 |
·频率合成技术的发展前景 | 第15-17页 |
·本文的主要研究和意义 | 第17-18页 |
第二章 锁相环频率合成基本原理和理论 | 第18-32页 |
·锁相环(PLL)的基本工作原理 | 第18-19页 |
·锁相环(PLL)的基本结构组成 | 第19-31页 |
·鉴相器(PD) | 第19-23页 |
·环路滤波器 | 第23-27页 |
·压控振荡器 | 第27-30页 |
·分频器 | 第30-31页 |
·本章小结 | 第31-32页 |
第三章 锁相环数学建模与相位噪声分析 | 第32-45页 |
·锁相环环路建模 | 第32-37页 |
·鉴频鉴相器的线性模型 | 第33-34页 |
·环路滤波器的线性模型 | 第34-35页 |
·压控振荡器的线性模型 | 第35-37页 |
·锁相环环路相位模型 | 第37-38页 |
·锁相环相位噪声和杂散分析 | 第38-43页 |
·相位噪声分析 | 第39-42页 |
·杂散分析 | 第42-43页 |
·本章小结 | 第43-45页 |
第4章 环路滤波器的设计 | 第45-57页 |
·一阶环路滤波器设计 | 第45-46页 |
·二阶环路滤波器 | 第46-49页 |
·三阶 LPF 的设计 | 第49-51页 |
·20K 带宽滤波器参数的仿真求解 | 第51-55页 |
·10K 带宽滤波器参数的仿真求解 | 第55-56页 |
·本章小结 | 第56-57页 |
第五章 频率合成器的设计与实现 | 第57-81页 |
·频率合成器芯片的选择及工作原理 | 第57-59页 |
·频率合成器芯片的选择 | 第57-58页 |
·ADF4360-8 的工作原理 | 第58-59页 |
·VCO 外围电路的设计 | 第59-64页 |
·单片机在线控制的实现 | 第64-70页 |
·单片机串口通信的实现 | 第64-65页 |
·芯片控制字设计 | 第65-70页 |
·频率合成器的硬件实现和验证 | 第70-80页 |
·频率合成器电路设计 | 第71-72页 |
·印制电路板设计 | 第72-73页 |
·频率合成器电路验证 | 第73-80页 |
·本章小结 | 第80-81页 |
第六章 总结 | 第81-82页 |
致谢 | 第82-83页 |
参考文献 | 第83-85页 |