基于锁相环的频率综合器关键技术研究
| 摘要 | 第1-6页 |
| Abstract | 第6-9页 |
| 第一章 绪论 | 第9-14页 |
| ·研究背景 | 第9页 |
| ·锁相环频率综合器的概述 | 第9-13页 |
| ·国内外概况和发展趋势 | 第9-11页 |
| ·目的及意义 | 第11-13页 |
| ·论文的内容安排 | 第13-14页 |
| 第二章 锁相环频率综合器的原理和关键技术 | 第14-22页 |
| ·锁相环频率综合器的基本结构与原理 | 第14-16页 |
| ·基于锁相环频率综合器的噪声分析 | 第16-21页 |
| ·鉴频鉴相器的噪声分析 | 第17-19页 |
| ·压控振荡器的噪声分析 | 第19-20页 |
| ·分频器的噪声分析 | 第20-21页 |
| ·本章小结 | 第21-22页 |
| 第三章 晶体振荡器的设计 | 第22-38页 |
| ·振荡器的基本原理 | 第22-24页 |
| ·基本工作原理 | 第22-23页 |
| ·常见电路结构及分析 | 第23-24页 |
| ·振荡器的干扰和噪声 | 第24-26页 |
| ·相位噪声的线性时不变模型 | 第24-25页 |
| ·相位噪声的非线性时变模型 | 第25-26页 |
| ·相位噪声模型小结 | 第26页 |
| ·噪声优化技术 | 第26-29页 |
| ·主振电路的设计 | 第29-31页 |
| ·电路原理 | 第29-30页 |
| ·交流小信号分析 | 第30-31页 |
| ·输出缓冲级的电路设计 | 第31-32页 |
| ·主振电路的版图 | 第32页 |
| ·仿真与与分析 | 第32-37页 |
| ·本章小结 | 第37-38页 |
| 第四章 压控振荡器的设计 | 第38-57页 |
| ·压控振荡器概述 | 第38-39页 |
| ·压控振荡器的数学模型 | 第38页 |
| ·压控振荡器的性能参数 | 第38-39页 |
| ·压控振荡器的分类 | 第39-44页 |
| ·环形振荡器 | 第40-43页 |
| ·电感电容振荡器 | 第43-44页 |
| ·负阻型 LC 振荡器的结构 | 第44-47页 |
| ·PMOS 交叉耦合振荡器 | 第45页 |
| ·NMOS 交叉耦合振荡器 | 第45-46页 |
| ·NMOS-PMOS 交叉耦合振荡器 | 第46-47页 |
| ·LC 振荡器的具体电路设计 | 第47-51页 |
| ·VCO 的整体电路结构 | 第47-48页 |
| ·差分对负阻管的设计 | 第48-49页 |
| ·VCO 偏置电流电路的设计 | 第49-50页 |
| ·谐振回路的设计 | 第50-51页 |
| ·开关电容阵列的设计 | 第51页 |
| ·压控振荡器的噪声分析 | 第51-53页 |
| ·电路仿真与版图设计 | 第53-56页 |
| ·关于 VCO 的版图设计与分析 | 第53-54页 |
| ·仿真结果 | 第54-56页 |
| ·本章小结 | 第56-57页 |
| 第五章 宽频段高速分频器 | 第57-76页 |
| ·分频器的概述 | 第57页 |
| ·高速电路结构 | 第57-59页 |
| ·TSPC 电路 | 第58-59页 |
| ·电流模式逻辑(CML) | 第59页 |
| ·CML 电路分析与触发器的设计 | 第59-64页 |
| ·差分放大器的传输特性分析 | 第59-61页 |
| ·CML 电路的结构 | 第61-62页 |
| ·CML 锁存器单元电路 | 第62-64页 |
| ·D 触发器结构 | 第64页 |
| ·CML 分频器的设计 | 第64-67页 |
| ·尾电流源的电路设计 | 第65-66页 |
| ·开关管偏置电路的设计 | 第66页 |
| ·采样管和锁存管的设计 | 第66-67页 |
| ·整形电路的设计 | 第67-68页 |
| ·版图设计与仿真分析 | 第68-75页 |
| ·分频器核心电路的版图与分析 | 第68-70页 |
| ·仿真与分析 | 第70-75页 |
| ·本章小结 | 第75-76页 |
| 第六章 总结与展望 | 第76-78页 |
| ·工作总结 | 第76页 |
| ·研究展望 | 第76-78页 |
| 参考文献 | 第78-81页 |
| 致谢 | 第81页 |