| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第1章 绪论 | 第10-19页 |
| ·移动通信发展简述 | 第10-11页 |
| ·第三代移动通信系统标准的发展 | 第11-15页 |
| ·第三代移动通信的应用 | 第11-13页 |
| ·第三代移动通信的标准化过程 | 第13-14页 |
| ·三大主流标准的技术比较 | 第14-15页 |
| ·TD-SCDMA关键技术介绍 | 第15-17页 |
| ·研究动机 | 第17页 |
| ·本论文所做的工作 | 第17-18页 |
| ·论文总体结构 | 第18-19页 |
| 第2章 TD-SCDMA物理层过程 | 第19-28页 |
| ·TD-SCDMA物理层概述 | 第19页 |
| ·TD-SCDMA物理信道分层 | 第19-20页 |
| ·TD-SCDMA物理信道帧结构 | 第20-22页 |
| ·下行导频时隙 | 第21页 |
| ·上行导频时隙 | 第21-22页 |
| ·TS0~TS6常规时隙 | 第22页 |
| ·信道编码和复用 | 第22-23页 |
| ·数据的扩频与调制 | 第23-27页 |
| ·数据调制 | 第24-25页 |
| ·扩频调制 | 第25-27页 |
| ·本章小结 | 第27-28页 |
| 第3章 TD-SCDMA下行链路匹配滤波及预同步算法 | 第28-49页 |
| ·TD-SCDMA中的匹配滤波 | 第28-34页 |
| ·最佳接收机对滤波特性的要求 | 第28-30页 |
| ·匹配滤波器的设计 | 第30-34页 |
| ·设计要求 | 第31-32页 |
| ·设计方法 | 第32-34页 |
| ·TD-SCDMA下行同步原理及其同步算法比较 | 第34-40页 |
| ·同步原理 | 第34-35页 |
| ·传统的TD-SCDMA下行同步算法 | 第35-38页 |
| ·基于功率比检测的预同步算法 | 第38-40页 |
| ·仿真结果与分析 | 第40-48页 |
| ·滤波器的MATLAB实现及其仿真结果 | 第40-42页 |
| ·TD-SCDMA下行链路预同步仿真及结果分析 | 第42-48页 |
| ·仿真平台 | 第42-45页 |
| ·仿真结果及分析 | 第45-48页 |
| ·本章小结 | 第48-49页 |
| 第4章 TD-SCDMA下行链路的FPGA实现 | 第49-63页 |
| ·系统开发环境、工具及开发语言介绍 | 第49-52页 |
| ·Quartus Ⅱ软件介绍 | 第49-50页 |
| ·ModelSim软件介绍 | 第50-51页 |
| ·硬件描述语言介绍 | 第51页 |
| ·器件及逻辑分析仪介绍 | 第51-52页 |
| ·滤波器的FPGA实现及结果分析 | 第52-56页 |
| ·滤波器的FPGA实现 | 第52-54页 |
| ·流水线技术 | 第53页 |
| ·滤波器的硬件实现 | 第53-54页 |
| ·滤波器的仿真结果及上板调试结果 | 第54-56页 |
| ·TD-SCDMA下行链路预同步的FPGA实现 | 第56-62页 |
| ·FPGA实现的系统架构 | 第56-57页 |
| ·功率预检测的FPGA实现 | 第57-58页 |
| ·仿真结果及其分析 | 第58-62页 |
| ·MATLAB产生TD-SCDMA数据 | 第58-60页 |
| ·ADS产生TD-SCDMA数据 | 第60-62页 |
| ·本章小结 | 第62-63页 |
| 第5章 结束语 | 第63-64页 |
| 参考文献 | 第64-66页 |
| 附录1 32组TD-SCDMA下行同步码 | 第66-67页 |
| 附录2 STRATIX系列的EP1S10F780C6芯片 | 第67-68页 |
| 附录3 AGILENT公司逻辑分析仪1683A | 第68-69页 |
| 致谢 | 第69-70页 |
| 攻读学位期间参加的科研项目和成果 | 第70页 |