| 摘要 | 第1-6页 |
| ABSTRACT | 第6-9页 |
| 第一章 绪论 | 第9-12页 |
| ·视频图像处理系统的发展及现状 | 第9-10页 |
| ·视频图像处理系统的应用 | 第10-11页 |
| ·论文的组织和结构 | 第11-12页 |
| 第二章 视频图像处理系统的 FPGA 设计方法 | 第12-17页 |
| ·硬件描述语言(HDL) | 第12-13页 |
| ·硬件描述语言概述 | 第12页 |
| ·Verilog HDL 的简介 | 第12-13页 |
| ·本系统的 FPGA 设计方法 | 第13-16页 |
| ·乒乓操作 | 第13-14页 |
| ·流水线处理 | 第14-15页 |
| ·自顶向下(Top→Down)设计方法 | 第15-16页 |
| ·本章小结 | 第16-17页 |
| 第三章 视频图像处理系统的设计与仿真 | 第17-34页 |
| ·系统整体设计 | 第17页 |
| ·图像采集 | 第17-25页 |
| ·CMOS 图像传感器 | 第17-20页 |
| ·图像传感器初始化控制 | 第20-23页 |
| ·图像采集控制 | 第23-25页 |
| ·图像帧存储控制 | 第25-27页 |
| ·VGA 显示模块设计 | 第27-33页 |
| ·VGA 显示方案 | 第27-28页 |
| ·TH58133 配置 | 第28-29页 |
| ·VGA 接口原理 | 第29-30页 |
| ·VGA 接口时序 | 第30-31页 |
| ·VGA 显示控制 | 第31-33页 |
| ·本章小结 | 第33-34页 |
| 第四章 图像处理算法的 FPGA 实现 | 第34-47页 |
| ·中值滤波算法 | 第34-37页 |
| ·中值滤波算法 | 第34-35页 |
| ·快速中值滤波 | 第35-37页 |
| ·快速中值滤波的FPGA 实现 | 第37-41页 |
| ·3×3 方形窗的设计 | 第37-40页 |
| ·行列计数器模块 | 第40页 |
| ·快速中值滤波算法模块 | 第40-41页 |
| ·卷积运算 | 第41-42页 |
| ·卷积运算的 FPGA 实现 | 第42-44页 |
| ·Quartus II 与 Matlab 的算法仿真 | 第44-46页 |
| ·Matlab 的图像数据的生产和导出 | 第44-45页 |
| ·Quartus II 的算法仿真 | 第45-46页 |
| ·本章小结 | 第46-47页 |
| 第五章 实验结果与分析 | 第47-50页 |
| ·系统资源消耗分析 | 第47-48页 |
| ·VGA 显示 | 第48页 |
| ·Quartus Ⅱ 与 Matlab 的仿真对比 | 第48-49页 |
| ·本章小结 | 第49-50页 |
| 总结与展望 | 第50-51页 |
| 参考文献 | 第51-53页 |
| 致谢 | 第53-54页 |
| 附录 | 第54-55页 |
| 详细摘要 | 第55-60页 |