跳码扩频系统的研究与基带设计
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·引言 | 第7-9页 |
| ·跳码扩频技术的研究现状 | 第9-10页 |
| ·可编程逻辑器件的发展及FPGA应用前景 | 第10-12页 |
| ·研究内容与章 节安排 | 第12-13页 |
| 第二章 跳码扩频原理与分析 | 第13-35页 |
| ·扩频技术及其理论 | 第13-15页 |
| ·跳码扩频的基本原理 | 第15-21页 |
| ·跳码系统的物理模型 | 第15-18页 |
| ·跳码系统的数学模型 | 第18-21页 |
| ·跳码扩频的性能分析 | 第21-31页 |
| ·基本性能分析 | 第21-23页 |
| ·跳码通信抗干扰性能 | 第23-27页 |
| ·跳码通信反侦察性能 | 第27-31页 |
| ·跳码通信系统的关键技术 | 第31-34页 |
| ·本章小结 | 第34-35页 |
| 第三章 跳码扩频基带系统的设计与实现 | 第35-61页 |
| ·硬件描述语言和开发平台 | 第35-39页 |
| ·系统开发语言VHDL简介 | 第35-36页 |
| ·Altera公司的Quartus Ⅱ开发系统 | 第36页 |
| ·FPGA芯片的选择 | 第36-37页 |
| ·FPGA设计流程 | 第37-39页 |
| ·跳码序列 | 第39-44页 |
| ·伪随机序列特性 | 第40-41页 |
| ·跳码组成子序列-m 序列 | 第41-42页 |
| ·跳码序列的产生和分类 | 第42-43页 |
| ·跳码序列的伪随机特性 | 第43-44页 |
| ·跳码扩频系统基带设计和实现 | 第44-59页 |
| ·发送子系统 | 第45-52页 |
| ·接收子系统 | 第52-58页 |
| ·跳码扩频基带系统的综合功能仿真 | 第58-59页 |
| ·本章小结 | 第59-61页 |
| 第四章 结束语 | 第61-63页 |
| 致谢 | 第63-65页 |
| 参考文献 | 第65-68页 |