∑-△模数转换器的设计与研究
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第一章 引言 | 第9-15页 |
| ·选题的来源与意义 | 第9-12页 |
| ·Σ-ΔADC主要研究方向 | 第12-13页 |
| ·论文主要工作 | 第13页 |
| ·各章节安排 | 第13-15页 |
| 第二章 Σ-Δ模数转换器 | 第15-23页 |
| ·Σ-ΔA/D转换器概念 | 第15-17页 |
| ·过采样 | 第15-17页 |
| ·噪声整形技术 | 第17页 |
| ·Σ-Δ调制器 | 第17-20页 |
| ·一阶Σ-Δ调制器 | 第17-18页 |
| ·二阶Σ-Δ调制器 | 第18-20页 |
| ·Σ-Δ调制器的结构 | 第20-21页 |
| ·单循环结构Σ-Δ调制器 | 第20页 |
| ·级联结构Σ-Δ调制器 | 第20-21页 |
| ·数字抽取滤波器 | 第21-22页 |
| ·Σ-ΔADC芯片系统框图 | 第22-23页 |
| 第三章 芯片系统定义 | 第23-26页 |
| ·芯片主要技术指标 | 第23-24页 |
| ·Σ-Δ调制器的性能指标 | 第24-26页 |
| 第四章 Σ-Δ调制器的结构设计 | 第26-34页 |
| ·Σ-Δ调制器的系统结构设计 | 第26-29页 |
| ·量化器的位数 | 第26-27页 |
| ·过采样率 | 第27页 |
| ·调制器阶数 | 第27-28页 |
| ·调制器环路结构 | 第28-29页 |
| ·调制器系数设计 | 第29-31页 |
| ·构建四阶调制器模型 | 第31-34页 |
| 第五章 数字抽取滤波器的理论设计 | 第34-38页 |
| ·梳状滤波器 | 第34-36页 |
| ·半带滤波器 | 第36-37页 |
| ·系数量化和编码 | 第37-38页 |
| 第六章 抽取滤波器的电路实现 | 第38-54页 |
| ·整体的设计结构与参数初定 | 第38-39页 |
| ·梳状降频滤波器的行为级设计实现 | 第39-40页 |
| ·半带滤波器的行为级设计实现 | 第40-42页 |
| ·数字部分的还原结果 | 第42页 |
| ·数字部分的编码设计 | 第42-48页 |
| ·梳状滤波器部分的编码 | 第42-45页 |
| ·时钟电路 | 第45-46页 |
| ·半带滤波器的编码 | 第46-48页 |
| ·基本数字电路单元设计与实现 | 第48-51页 |
| ·反相器 | 第48-49页 |
| ·传输门 | 第49-50页 |
| ·触发器 | 第50-51页 |
| ·版图 | 第51-54页 |
| ·BiCMOS工艺简介 | 第51-52页 |
| ·版图设计 | 第52-54页 |
| 第七章 电路设计与仿真 | 第54-63页 |
| ·带隙基准电压源 | 第54-56页 |
| ·基本原理 | 第54页 |
| ·设计 | 第54-55页 |
| ·电路仿真 | 第55-56页 |
| ·运算放大器 | 第56-59页 |
| ·设计 | 第57页 |
| ·运放的增益与速度 | 第57-59页 |
| ·偏置电路 | 第59-60页 |
| ·电压比较器电路 | 第60-61页 |
| ·版图 | 第61-63页 |
| ·整体版图设计 | 第61页 |
| ·模块版图设计 | 第61-63页 |
| 第八章 测试部分 | 第63-72页 |
| ·测试基本概念 | 第63-67页 |
| ·控制器 | 第65页 |
| ·测试主机 | 第65页 |
| ·数据和高速时钟模块 | 第65-66页 |
| ·辅助台 | 第66-67页 |
| ·Vanguard固定设备 | 第67页 |
| ·测试基本步骤 | 第67-70页 |
| ·测试包含内容 | 第67页 |
| ·测试后生成信息 | 第67页 |
| ·测试步骤 | 第67-70页 |
| ·测试结果 | 第70-72页 |
| ·ADC的线性特性测试 | 第70-71页 |
| ·ADC的动态特性测试 | 第71页 |
| ·测试结果分析 | 第71-72页 |
| 第九章 结论和展望 | 第72-74页 |
| ·结论 | 第72-73页 |
| ·展望 | 第73-74页 |
| 参考文献 | 第74-77页 |
| 致谢 | 第77-78页 |
| 申请学位期间的研究成果及发表的学术论文 | 第78页 |