32位RISC微处理器的设计与实现
| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 第1章 绪论 | 第10-14页 |
| ·课题背景 | 第10页 |
| ·国内外发展状况 | 第10-12页 |
| ·本文的工作 | 第12-13页 |
| ·本文的组织 | 第13-14页 |
| 第2章 RISC微处理器设计技术 | 第14-21页 |
| ·指令集体系结构(ISA)概述 | 第14-16页 |
| ·CISC设计思想 | 第14-15页 |
| ·RISC设计思想 | 第15-16页 |
| ·CISC与RISC的比较 | 第16页 |
| ·流水线技术(Pipelining) | 第16-19页 |
| ·超标量技术(Superscalar) | 第18-19页 |
| ·超长指令字技术(VLIW) | 第19页 |
| ·基于编译器的寄存器优化 | 第19-20页 |
| ·本章小结 | 第20-21页 |
| 第3章 IceCore体系结构 | 第21-27页 |
| ·寄存器组织 | 第21-22页 |
| ·指令存储器结构 | 第22-23页 |
| ·指令格式 | 第23页 |
| ·ALU指令 | 第23-25页 |
| ·存储器访问指令 | 第25页 |
| ·转移控制指令 | 第25-26页 |
| ·协处理器指令 | 第26页 |
| ·本章小结 | 第26-27页 |
| 第4章 IceCore微体系结构设计 | 第27-45页 |
| ·IF级设计 | 第27-28页 |
| ·ID级设计 | 第28-30页 |
| ·EX级设计 | 第30-33页 |
| ·MEM级设计 | 第33-35页 |
| ·WB级设计 | 第35页 |
| ·流水线相关问题 | 第35-40页 |
| ·结构相关及其解决方案 | 第36页 |
| ·控制相关及其解决方案 | 第36-37页 |
| ·数据相关及其解决方案 | 第37-40页 |
| ·流水线结构的改进 | 第40-41页 |
| ·中断的处理 | 第41-44页 |
| ·本章小结 | 第44-45页 |
| 第5章 FPGA实现与验证 | 第45-62页 |
| ·FPGA概述 | 第45-48页 |
| ·FPGA内部结构 | 第45页 |
| ·FPGA设计流程 | 第45-48页 |
| ·IceCore开发环境 | 第48-49页 |
| ·验证方法 | 第49-53页 |
| ·常见的验证方法 | 第49-52页 |
| ·IceCore采用的验证方法 | 第52-53页 |
| ·指令存储器的实现 | 第53-55页 |
| ·块 RAM内部结构 | 第53页 |
| ·带调试接口的块 RAM的实现 | 第53-55页 |
| ·寄存器堆的实现 | 第55-56页 |
| ·数据存储器的实现 | 第56-58页 |
| ·调试模块的设计 | 第58-61页 |
| ·UART的设计 | 第58-60页 |
| ·组包与拆包 | 第60-61页 |
| ·调试控制器的设计 | 第61页 |
| ·本章小结 | 第61-62页 |
| 结论 | 第62-64页 |
| 参考文献 | 第64-67页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第67-68页 |
| 致谢 | 第68页 |