| 摘要 | 第1-7页 |
| ABSTRACT | 第7-8页 |
| 目录 | 第8-10页 |
| 第一章 绪论 | 第10-13页 |
| ·背景 | 第10页 |
| ·H.264解码芯片的研究意义及研究现状 | 第10-12页 |
| ·本课题的研究意义 | 第10页 |
| ·H.264的研究现状 | 第10-12页 |
| ·论文内容及作者所完成的工作 | 第12-13页 |
| 第二章 H.264/AVC视频编解码标准概述 | 第13-41页 |
| ·H.264协议概述 | 第13-16页 |
| ·概述 | 第13-14页 |
| ·系统层结构 | 第14页 |
| ·H.264算法的主要特点 | 第14-16页 |
| ·H.264/AVC编解码器 | 第16-18页 |
| ·H.264编解码器的特点 | 第16-17页 |
| ·H.264编码器 | 第17-18页 |
| ·H.264解码器 | 第18页 |
| ·H.264关键技术介绍 | 第18-41页 |
| ·slice划分及帧/场自适应编码 | 第18-22页 |
| ·帧内预测 | 第22-26页 |
| ·帧间预测 | 第26-31页 |
| ·整数变换与量化 | 第31-34页 |
| ·环路滤波 | 第34-36页 |
| ·熵编码 | 第36-41页 |
| 第三章 H.264解码器设计 | 第41-46页 |
| ·设计概述 | 第41-42页 |
| ·H.264视频解码的结构框图与各模块实现特性分析 | 第42-46页 |
| 第四章 CAVLC解码模块和DPB控制模块设计 | 第46-68页 |
| ·CAVLC解码模块设计 | 第46-60页 |
| ·解码原理 | 第46-48页 |
| ·解码过程 | 第48-51页 |
| ·硬件设计 | 第51-59页 |
| ·设计总结 | 第59-60页 |
| ·DPB部分设计及硬件实现 | 第60-68页 |
| ·减少储存量的方法 | 第61页 |
| ·帧场自适应中的两种变换算法 | 第61-64页 |
| ·DPB部分硬件实现 | 第64-67页 |
| ·DPB部分设计总结 | 第67-68页 |
| 第五章 总结和展望 | 第68-71页 |
| ·总结 | 第68-69页 |
| ·后续工作 | 第69页 |
| ·展望 | 第69-71页 |
| 致谢 | 第71-72页 |
| 参考文献 | 第72-75页 |
| 个人简历 在读期间发表的学术论文与研究成果 | 第75页 |