首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

时分交替ADC系统偏置、增益失配校准算法的研究与FPGA实现

摘要第1-5页
ABSTRACT第5-13页
第一章 绪论第13-17页
   ·研究背景第13-14页
   ·国内外研究现状以及发展趋势第14-15页
   ·本文的主要研究内容第15-16页
   ·本文的结构安排第16-17页
第二章 模数转换器概述第17-29页
   ·模数转换器的基本原理第17-21页
     ·采样原理第17-19页
     ·量化与编码第19-21页
   ·模数转换器的性能指标第21-26页
     ·静态性能指标第21-22页
     ·动态性能指标第22-26页
   ·模数转换器常见的几种实现结构第26-28页
   ·小结第28-29页
第三章 时分交替ADC 系统的原理及其通道间失配的研究第29-40页
   ·时分交替ADC 系统的基本原理第29-32页
   ·时分交替ADC 系统通道失配的研究第32-39页
     ·偏置失配对时分交替ADC 系统性能的影响第32-34页
     ·增益失配对时分交替ADC 系统性能的影响第34-36页
     ·时钟失配对时分交替ADC 系统性能的影响第36-37页
     ·三种失配对时分交替ADC 系统性能影响的综合分析第37-39页
   ·小结第39-40页
第四章 时分交替ADC 系统通道失配校准算法的研究第40-57页
   ·自适应信号处理的基本原理第41-43页
   ·基于LMS 算法的自适应校准算法第43-52页
     ·基于LMS 算法的偏置失配的自适应校准第44-47页
     ·基于LMS 算法的增益失配的自适应校准第47-49页
     ·基于LMS 算法的偏置、增益失配的联合自适应校准第49-52页
   ·定点仿真第52-55页
   ·计算均值的数据个数N 的确定第55-56页
   ·小结第56-57页
第五章 两通道时分交替ADC 系统的设计第57-82页
   ·时分交替ADC 系统校准电路的设计第57-59页
   ·偏置和增益失配校准电路的设计第59-64页
     ·校准电路模块第61-62页
     ·均值和均方值电路模块第62-64页
     ·自适应滤波器电路模块第64页
   ·高速LVDS 接口电路设计第64-72页
     ·LVDS 接口电路第65-66页
     ·高速LVDS 接口电路的设计第66-72页
   ·仿真及验证测试第72-81页
     ·仿真第72-75页
     ·验证测试第75-81页
   ·小结第81-82页
第六章 总结与展望第82-84页
   ·论文总结第82页
   ·不足与展望第82-84页
致谢第84-85页
参考文献第85-89页
个人简历、攻硕期间取得的研究成果第89-90页

论文共90页,点击 下载论文
上一篇:基于光学应用的压电换能器的研究
下一篇:基于宽带通信的功率放大器数字预失真方法研究