摘要 | 第1-5页 |
ABSTRACT | 第5-13页 |
第一章 绪论 | 第13-17页 |
·研究背景 | 第13-14页 |
·国内外研究现状以及发展趋势 | 第14-15页 |
·本文的主要研究内容 | 第15-16页 |
·本文的结构安排 | 第16-17页 |
第二章 模数转换器概述 | 第17-29页 |
·模数转换器的基本原理 | 第17-21页 |
·采样原理 | 第17-19页 |
·量化与编码 | 第19-21页 |
·模数转换器的性能指标 | 第21-26页 |
·静态性能指标 | 第21-22页 |
·动态性能指标 | 第22-26页 |
·模数转换器常见的几种实现结构 | 第26-28页 |
·小结 | 第28-29页 |
第三章 时分交替ADC 系统的原理及其通道间失配的研究 | 第29-40页 |
·时分交替ADC 系统的基本原理 | 第29-32页 |
·时分交替ADC 系统通道失配的研究 | 第32-39页 |
·偏置失配对时分交替ADC 系统性能的影响 | 第32-34页 |
·增益失配对时分交替ADC 系统性能的影响 | 第34-36页 |
·时钟失配对时分交替ADC 系统性能的影响 | 第36-37页 |
·三种失配对时分交替ADC 系统性能影响的综合分析 | 第37-39页 |
·小结 | 第39-40页 |
第四章 时分交替ADC 系统通道失配校准算法的研究 | 第40-57页 |
·自适应信号处理的基本原理 | 第41-43页 |
·基于LMS 算法的自适应校准算法 | 第43-52页 |
·基于LMS 算法的偏置失配的自适应校准 | 第44-47页 |
·基于LMS 算法的增益失配的自适应校准 | 第47-49页 |
·基于LMS 算法的偏置、增益失配的联合自适应校准 | 第49-52页 |
·定点仿真 | 第52-55页 |
·计算均值的数据个数N 的确定 | 第55-56页 |
·小结 | 第56-57页 |
第五章 两通道时分交替ADC 系统的设计 | 第57-82页 |
·时分交替ADC 系统校准电路的设计 | 第57-59页 |
·偏置和增益失配校准电路的设计 | 第59-64页 |
·校准电路模块 | 第61-62页 |
·均值和均方值电路模块 | 第62-64页 |
·自适应滤波器电路模块 | 第64页 |
·高速LVDS 接口电路设计 | 第64-72页 |
·LVDS 接口电路 | 第65-66页 |
·高速LVDS 接口电路的设计 | 第66-72页 |
·仿真及验证测试 | 第72-81页 |
·仿真 | 第72-75页 |
·验证测试 | 第75-81页 |
·小结 | 第81-82页 |
第六章 总结与展望 | 第82-84页 |
·论文总结 | 第82页 |
·不足与展望 | 第82-84页 |
致谢 | 第84-85页 |
参考文献 | 第85-89页 |
个人简历、攻硕期间取得的研究成果 | 第89-90页 |