| 中文摘要 | 第1-5页 |
| 英文摘要 | 第5-8页 |
| 1 绪论 | 第8-12页 |
| ·现有的图像处理系统介绍 | 第8-10页 |
| ·基于FPGA 的视频图像处理系统的意义 | 第10-11页 |
| ·本文的主要工作及章节内容 | 第11-12页 |
| 2 FPGA 及片上可编程系统 SOPC 简介 | 第12-20页 |
| ·可编程逻辑器件 | 第12页 |
| ·现场可编程门阵列(FPGA) | 第12-14页 |
| ·片上可编程系统SOPC | 第14-17页 |
| ·Avalon 接口规范 | 第17-19页 |
| ·SOPC 开发流程 | 第19-20页 |
| 3 系统的硬件平台方案 | 第20-30页 |
| ·基于FPGA 的电视跟踪系统的硬件平台的方案框图 | 第20-21页 |
| ·FPGA 芯片CycloneEP1C20 | 第21页 |
| ·采集卡简介 | 第21-23页 |
| ·I2C 总线 | 第23-26页 |
| ·SAA7113 芯片配置 | 第26-30页 |
| 4. 采集卡的硬件模块设计 | 第30-42页 |
| ·视频采集框图 | 第30页 |
| ·SAA7113 的时序 | 第30-33页 |
| ·SRAM 的时序 | 第33-35页 |
| ·采集模块时序设计 | 第35-39页 |
| ·采集模块流程图 | 第39-40页 |
| ·采集模块测试 | 第40-42页 |
| 5 VGA 卡的硬件模块设计 | 第42-49页 |
| ·VGA 显示方案框图 | 第42页 |
| ·TH58134 时序 | 第42-45页 |
| ·VGA 接口时序 | 第45-47页 |
| ·VGA 显示模块设计 | 第47-48页 |
| ·VGA 模块测试结果 | 第48-49页 |
| 6. 系统联调 | 第49-51页 |
| ·系统的调试方案 | 第49页 |
| ·系统调试结果 | 第49-50页 |
| ·资源消耗情况 | 第50-51页 |
| 总结 | 第51-52页 |
| 致谢 | 第52-53页 |
| 参考文献 | 第53-55页 |
| 附录:作者在攻读硕士学位期间发表的论文 | 第55-56页 |
| 独创性声明 | 第56页 |
| 学位论文版权使用授权书 | 第56页 |