第1章 绪论 | 第1-14页 |
·课题背景 | 第8页 |
·图像压缩编码标准的发展概况 | 第8-12页 |
·CCIR(国际无线电咨询委员会,现ITU-R)建议 | 第9页 |
·H.261标准 | 第9-10页 |
·JPEG标准 | 第10页 |
·MPEG-1标准 | 第10-11页 |
·MPEG-2标准 | 第11-12页 |
·H.262、H.263、H.263+标准 | 第12页 |
·MPEG-4标准 | 第12页 |
·论文完成的工作 | 第12-14页 |
第2章 系统方案的选择 | 第14-21页 |
·系统构成 | 第14页 |
·CCD摄像机 | 第14-16页 |
·压缩单元 | 第16-17页 |
·存储单元 | 第17-20页 |
·本章小结 | 第20-21页 |
第3章 视频解码器的应用与控制 | 第21-35页 |
·TVP5145芯片 | 第21-30页 |
·TVP5145的功能特点 | 第21-22页 |
·芯片封装和引脚介绍 | 第22-25页 |
·芯片工作概述 | 第25-30页 |
·TVP5145在本课题中的应用 | 第30-34页 |
·场图像转换成单帧图像 | 第30页 |
·输出图像分辨率的改变 | 第30-32页 |
·TVP5145的I~2C总线使用 | 第32-34页 |
·本章小结 | 第34-35页 |
第4章 系统结构设计 | 第35-62页 |
·硬件结构框图 | 第35-36页 |
·VC5510 | 第36-42页 |
·C5510的主要特点 | 第36-38页 |
·VC5510与外围器件的接口设计 | 第38-40页 |
·VC5510的软件开发 | 第40-42页 |
·系统的逻辑控制 | 第42-47页 |
·可编程逻辑器件 | 第42-45页 |
·CPLD逻辑功能的实现 | 第45-47页 |
·帧缓存SDRAM的使用 | 第47-50页 |
·SDRAM简介 | 第47页 |
·M/48LC2M3282结构和使用 | 第47-50页 |
·IDE硬盘的使用 | 第50-56页 |
·ATA简介 | 第50-51页 |
·IDE接口定义和接口时序 | 第51-53页 |
·ATA寄存器及命令 | 第53-56页 |
·IDE接口编程概述 | 第56页 |
·图像数据存储格式 | 第56-61页 |
·分区结构 | 第56-58页 |
·FAT文件系统 | 第58-61页 |
·文件的建立 | 第61页 |
·本章小结 | 第61-62页 |
第5章 压缩算法实现及系统性能 | 第62-75页 |
·编解码基本结构 | 第62-63页 |
·基于DCT的编码及程序实现 | 第63-68页 |
·正余弦变换 | 第63-64页 |
·量化和Z形扫描 | 第64-65页 |
·直流系数DC与交流系数AC的编码 | 第65-68页 |
·参考帧的使用 | 第68页 |
·数据存储格式 | 第68-69页 |
·DSP程序流程 | 第69-72页 |
·性能参数统计 | 第72-74页 |
·本章小结 | 第74-75页 |
结论 | 第75-76页 |
参考文献 | 第76-78页 |
攻读硕士学位期间发表的论文和取得的科研成果 | 第78-79页 |
致谢 | 第79-80页 |
附录 | 第80-81页 |