首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

高性能DSP运算部件全定制设计优化研究

摘要第1-11页
ABSTRACT第11-12页
第一章 引言第12-20页
 §1.1 数字信号处理器概述第12-16页
  §1.1.1 DSP芯片发展历史及其特点第12-14页
  §1.1.2 DSP运算部件特点及发展情况第14-16页
 §1.2 本文研究的动机第16-18页
  §1.2.1 部件优化的途径第16-17页
  §1.2.2 全定制设计方法第17-18页
 §1.3 本文研究的主要内容、意义及本文结构第18-20页
第二章 桶形移位器电路结构设计第20-27页
 §2.1 桶形移位器三种实现方式第20-21页
  §2.1.1 全译码方式第20页
  §2.1.2 全编码方式第20-21页
  §2.1.3 混合译码方式第21页
 §2.2 桶形移位器的实现第21-25页
  §2.2.1 移位开关网络电路第21-23页
  §2.2.2 译码电路第23页
  §2.2.3 混合译码方式与全译码方式实现比较第23-25页
 §2.3 性能分析第25-27页
  §2.3.1 全译码与混合译码结构桶形移位器性能比较第25页
  §2.3.2 全译码方式桶形移位器的性能分析第25-27页
第三章 加法器电路结构设计第27-39页
 §3.1 加法器的总体结构第27-32页
  §3.1.1 加法器的实现算法第27-30页
  §3.1.2 Han-Carlson加法器的结构第30-32页
 §3.2 关键电路的分析与设计第32-35页
  §3.2.1 时钟第32页
  §3.2.2 动态锁存器第32-33页
  §3.2.3 多米诺电路第33-35页
 §3.3 采用PathMill对电路进行时序分析及优化第35-37页
 §3.4 功能验证及性能分析第37-39页
  §3.4.1 功能验证第37页
  §3.4.2 性能分析第37-39页
第四章 SIMD乘法器电路结构设计第39-54页
 §4.1 YHFT-DX乘法器部件概述第39-40页
 §4.2 16位混合乘法器的算法第40-43页
 §4.3 乘法器设计中的几项关键技术第43-48页
  §4.3.1 部分积的产生第43-44页
  §4.3.2 Booth乘法中的符号扩展技术第44-45页
  §4.3.3 乘法阵列的设计第45-48页
  §4.3.4 加法器第48页
 §4.3 YHFT-DX乘法器关键电路分析与设计第48-51页
  §4.3.1 部分积产生电路第48-49页
  §4.3.2 4-2加法器电路与3-2加法器电路第49-51页
 §4.4 功能验证及性能分析第51-54页
  §4.4.1 功能验证第51页
  §4.4.2 性能分析第51-54页
第五章 版图设计优化第54-64页
 §5.1 各运算部件版图整体规划第54-56页
  §5.1.1 桶形移位器第54-55页
  §5.1.2 加法器第55页
  §5.1.3 乘法器第55-56页
 §5.2 闩锁效应第56-58页
 §5.3 基本单元版图设计第58-60页
 §5.4 电路或电路参数的调整第60页
 §5.5 版图后模拟验证第60-62页
  §5.5.1 设计规则检查(DRC)第60页
  §5.5.2 电学规则检查(ERC)第60页
  §5.5.3 逻辑和版图之间一致性检查(LVS)第60页
  §5.5.4 模拟验证第60-62页
 §5.6 版图设计技巧第62-64页
第六章 全定制模块视图的产生与IP封装第64-73页
 §6.1 模块视图的产生与IP封装第64-65页
 §6.2 特征值提取及模型建立流程介绍第65-68页
  §6.2.1 全定制模块特征化的方法第65-66页
  §6.2.2 查找表插值算法及插值点选取第66-68页
 §6.3 特征值的类型及提取原理第68-71页
  §6.3.1 Pin-to-pin延时第68-69页
  §6.3.2 输入引脚电容值第69-70页
  §6.3.3 时序电路的约束第70-71页
 §6.4 几种设计的特征值提取以及建模第71-73页
  §6.4.1 桶形移位器第71-72页
  §6.4.2 寄存器文件第72页
  §6.4.3 SIMD乘法器第72-73页
第七章 结束语第73-75页
致谢第75-76页
参考文献第76-78页
附录:硕士研究生期间发表的论文第78页

论文共78页,点击 下载论文
上一篇:基于小波理论的配电网单相接地故障选线方法研究与应用
下一篇:轮机仿真系统数据采集与处理板卡硬软件设计研究