首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--微型计算机论文--各种微型计算机论文

SMP环境下的多机互联的研究

摘要第1-4页
Abstract第4-5页
目录第5-7页
第一章 绪论第7-14页
   ·课题背景及来源第7-9页
   ·并行计算机的发展状况第9-12页
     ·微处理器设计趋势第9-10页
     ·共享内存多处理的发展第10-12页
   ·论文的内容和意义第12-13页
   ·设计思路和实现手段第13页
   ·论文结构安排第13-14页
第二章 “龙腾R1”的总线接口单元第14-29页
   ·“龙腾R1”的整体结构第14页
   ·PowerPC总线接口协议第14-21页
     ·接口信号的介绍第15-16页
     ·总线状态和总线周期第16-19页
     ·“龙腾R1”总线的特点第19-21页
   ·总线接口单元的实现第21-29页
     ·指令预处理部分第21-22页
     ·地址总线处理部分第22-25页
       ·地址总线指令FIFO模块第22-24页
       ·地址总线控制状态机第24-25页
     ·数据总线处理部分第25-28页
       ·数据总线FIFO模块第25-27页
       ·数据总线控制状态机第27-28页
     ·数据后处理部分第28-29页
第三章 SMP的高速缓存一致性第29-40页
   ·对称多处理器第29-30页
   ·存储一致性第30-32页
     ·顺序一致性第31页
     ·弱一致性第31-32页
   ·高速缓存的一致性第32-34页
     ·高速缓存一致性问题第32-33页
     ·总线侦听第33-34页
   ·总线侦听协议第34-40页
     ·三态(MSI)同写作废协议第34-35页
     ·四态(MESI)同写作废协议第35-38页
     ·二态(VI)写穿作废协议第38页
     ·四态(Dragon)同写更新协议第38-40页
第四章 “龙腾R1SMP”的数据Cache第40-53页
   ·数据Cache的设计需求第40-46页
     ·数据Cache的结构第40页
     ·数据Cache的组织方式第40-42页
     ·数据Cache的策略第42-46页
       ·替换算法第42页
       ·写策略第42-43页
       ·侦听控制第43-46页
   ·数据Cache的实现第46-51页
     ·数据Cache控制模块第46-48页
     ·数据Cache操作模块第48-51页
       ·数据Cache的命中模块第48-49页
       ·数据Cache的取数模块第49页
       ·数据Cache的输出模块第49-51页
   ·数据Cache的监听控制第51-53页
     ·总线端监听判断第51-52页
     ·总线端控制状态机第52-53页
第五章 SMP仿真第53-61页
   ·数据Cache和BIU的仿真第53-58页
     ·功能仿真模型第53-55页
     ·内部测试函数第55-57页
     ·仿真的测试点和结果第57-58页
   ·SMP仿真第58-61页
     ·仿真模型第59页
     ·仿真激励和结果第59-61页
第六章 总结和扩展第61-64页
   ·论文总结第61页
   ·扩展设想第61-64页
     ·高速缓存层次扩展第61-62页
     ·数据Cache写策略扩展第62-63页
     ·数据Cache一致性协议扩展第63-64页
致谢第64-65页
参考文献第65-68页

论文共68页,点击 下载论文
上一篇:薄腹板工形梁横向加劲肋的性能及设计
下一篇:深基坑围护开挖与软土非线性流变研究