SMP环境下的多机互联的研究
摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-7页 |
第一章 绪论 | 第7-14页 |
·课题背景及来源 | 第7-9页 |
·并行计算机的发展状况 | 第9-12页 |
·微处理器设计趋势 | 第9-10页 |
·共享内存多处理的发展 | 第10-12页 |
·论文的内容和意义 | 第12-13页 |
·设计思路和实现手段 | 第13页 |
·论文结构安排 | 第13-14页 |
第二章 “龙腾R1”的总线接口单元 | 第14-29页 |
·“龙腾R1”的整体结构 | 第14页 |
·PowerPC总线接口协议 | 第14-21页 |
·接口信号的介绍 | 第15-16页 |
·总线状态和总线周期 | 第16-19页 |
·“龙腾R1”总线的特点 | 第19-21页 |
·总线接口单元的实现 | 第21-29页 |
·指令预处理部分 | 第21-22页 |
·地址总线处理部分 | 第22-25页 |
·地址总线指令FIFO模块 | 第22-24页 |
·地址总线控制状态机 | 第24-25页 |
·数据总线处理部分 | 第25-28页 |
·数据总线FIFO模块 | 第25-27页 |
·数据总线控制状态机 | 第27-28页 |
·数据后处理部分 | 第28-29页 |
第三章 SMP的高速缓存一致性 | 第29-40页 |
·对称多处理器 | 第29-30页 |
·存储一致性 | 第30-32页 |
·顺序一致性 | 第31页 |
·弱一致性 | 第31-32页 |
·高速缓存的一致性 | 第32-34页 |
·高速缓存一致性问题 | 第32-33页 |
·总线侦听 | 第33-34页 |
·总线侦听协议 | 第34-40页 |
·三态(MSI)同写作废协议 | 第34-35页 |
·四态(MESI)同写作废协议 | 第35-38页 |
·二态(VI)写穿作废协议 | 第38页 |
·四态(Dragon)同写更新协议 | 第38-40页 |
第四章 “龙腾R1SMP”的数据Cache | 第40-53页 |
·数据Cache的设计需求 | 第40-46页 |
·数据Cache的结构 | 第40页 |
·数据Cache的组织方式 | 第40-42页 |
·数据Cache的策略 | 第42-46页 |
·替换算法 | 第42页 |
·写策略 | 第42-43页 |
·侦听控制 | 第43-46页 |
·数据Cache的实现 | 第46-51页 |
·数据Cache控制模块 | 第46-48页 |
·数据Cache操作模块 | 第48-51页 |
·数据Cache的命中模块 | 第48-49页 |
·数据Cache的取数模块 | 第49页 |
·数据Cache的输出模块 | 第49-51页 |
·数据Cache的监听控制 | 第51-53页 |
·总线端监听判断 | 第51-52页 |
·总线端控制状态机 | 第52-53页 |
第五章 SMP仿真 | 第53-61页 |
·数据Cache和BIU的仿真 | 第53-58页 |
·功能仿真模型 | 第53-55页 |
·内部测试函数 | 第55-57页 |
·仿真的测试点和结果 | 第57-58页 |
·SMP仿真 | 第58-61页 |
·仿真模型 | 第59页 |
·仿真激励和结果 | 第59-61页 |
第六章 总结和扩展 | 第61-64页 |
·论文总结 | 第61页 |
·扩展设想 | 第61-64页 |
·高速缓存层次扩展 | 第61-62页 |
·数据Cache写策略扩展 | 第62-63页 |
·数据Cache一致性协议扩展 | 第63-64页 |
致谢 | 第64-65页 |
参考文献 | 第65-68页 |