基于多核处理器的分组数据通信网关系统设计与实现
| 摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 绪论 | 第7-17页 |
| ·本文的研究背景 | 第7-14页 |
| ·题目来源及选题依据 | 第7-8页 |
| ·国内外同类课题研究现状 | 第8-14页 |
| ·本文研究的主要内容 | 第14页 |
| ·本文的章节安排 | 第14-15页 |
| ·本章小结 | 第15-17页 |
| 第二章 分组数据通信网关设备关键技术 | 第17-35页 |
| ·IP分组数据通信理论概述 | 第17-20页 |
| ·TCP/IP协议框架 | 第17-18页 |
| ·IP通信网络结构 | 第18-19页 |
| ·分组数据通信网关设备体系结构 | 第19-20页 |
| ·宽带数字通信网关系统对平台的需求 | 第20-22页 |
| ·硬件关键技术研究与分析 | 第22-33页 |
| ·多核处理器架构 | 第22-27页 |
| ·高速存储器接口 | 第27-28页 |
| ·硬件搜索引擎 | 第28-30页 |
| ·高速数据接口 | 第30-32页 |
| ·多核操作系统 | 第32-33页 |
| ·本章小结 | 第33-35页 |
| 第三章 分组数据通信网关系统总体设计 | 第35-41页 |
| ·系统设计思路 | 第35页 |
| ·设计方案选型 | 第35-38页 |
| ·主处理器选用 | 第35-36页 |
| ·外部存储器选用 | 第36-37页 |
| ·硬件协处理器 | 第37-38页 |
| ·系统对外接口 | 第38页 |
| ·系统设计规格和总体结构 | 第38-39页 |
| ·关键数据流程 | 第39-40页 |
| ·本章小结 | 第40-41页 |
| 第四章 分组数据通信网关系统实现 | 第41-55页 |
| ·模块设计 | 第41-51页 |
| ·处理器子系统 | 第41-42页 |
| ·存储器模块 | 第42-43页 |
| ·硬件搜索模块 | 第43-45页 |
| ·GE接口模块 | 第45-46页 |
| ·10GE接口模块 | 第46-48页 |
| ·时钟模块 | 第48-50页 |
| ·电源模块 | 第50-51页 |
| ·系统启动加载流程 | 第51-52页 |
| ·系统实现功能和测试验证 | 第52页 |
| ·本章小结 | 第52-55页 |
| 第五章 结束语 | 第55-57页 |
| ·论文工作总结 | 第55页 |
| ·下一阶段的工作 | 第55-57页 |
| 致谢 | 第57-59页 |
| 参考文献 | 第59-61页 |