| 摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 第一章 绪论 | 第7-12页 |
| ·电学层析成像技术简介 | 第7-8页 |
| ·电学层析成像技术发展概况 | 第8-10页 |
| ·本文的研究内容 | 第10-11页 |
| ·本论文的组织 | 第11-12页 |
| 第二章 ERT 技术的理论基础和发展 | 第12-16页 |
| ·ERT 技术理论基础 | 第12-14页 |
| ·ERT 技术发展概况 | 第14-16页 |
| ·ERT 技术的起源和发展 | 第14-15页 |
| ·ERT 技术在工业上的应用 | 第15-16页 |
| 第三章 基于FPGA 和DSP 的ERT 系统硬件设计 | 第16-38页 |
| ·ET 系统数字化发展概况 | 第16-17页 |
| ·基于DSP 和FPGA 的数字化方案的确定 | 第17-19页 |
| ·FPGA 和DSP 的比较和特性分析 | 第17-19页 |
| ·本系统数字化方案的确定 | 第19页 |
| ·FPGA 和DSP 数字芯片的选用 | 第19-21页 |
| ·系统硬件结构 | 第21-38页 |
| ·系统工作频率设定 | 第22-23页 |
| ·逻辑控制单元 | 第23-24页 |
| ·激励信号生成单元 | 第24-27页 |
| ·激励/测量选通单元 | 第27-29页 |
| ·信号测量单元 | 第29-31页 |
| ·信号预处理单元 | 第31-33页 |
| ·测量数据采集单元 | 第33-34页 |
| ·数据的传输与存储 | 第34-38页 |
| 第四章 基于FPGA 和DSP 的ERT 系统程序设计 | 第38-51页 |
| ·FPGA 程序设计 | 第38-43页 |
| ·编程语言VHDL 和FPGA 开发工具 | 第38-39页 |
| ·FPGA 的设计流程 | 第39-40页 |
| ·FPGA 的模块化程序设计 | 第40-42页 |
| ·FPGA 实现正交序列解调 | 第42-43页 |
| ·DSP 程序设计 | 第43-47页 |
| ·开发环境CCS 和C6000 DSP 设计流程简介 | 第43-44页 |
| ·本ERT 系统的DSP 程序设计 | 第44-47页 |
| ·MATLAB 与TI CCS 的接口CCSLink | 第47-49页 |
| ·CCSLink 简介 | 第47-48页 |
| ·CCSlink 的组件内容 | 第48页 |
| ·基于CCSLink 的接口程序设计 | 第48-49页 |
| ·上位机PCI 接口程序设计 | 第49-51页 |
| 第五章 系统性能测试与实验研究 | 第51-56页 |
| ·系统通道的一致性测试 | 第51-52页 |
| ·成像实验研究 | 第52-54页 |
| ·系统静态成像实验 | 第53页 |
| ·模拟流型成像实验 | 第53-54页 |
| ·系统实时性分析 | 第54-56页 |
| 第六章 总结与建议 | 第56-57页 |
| 参考文献 | 第57-62页 |
| 发表论文和参加科研情况说明 | 第62-63页 |
| 致谢 | 第63页 |