以太网高速数据通道FPGA设计与实现
| 摘要 | 第5-6页 |
| ABSTRACT | 第6页 |
| 第一章 绪论 | 第13-16页 |
| 1.1 研究背景及意义 | 第13-14页 |
| 1.2 论文主要贡献 | 第14页 |
| 1.3 研究内容与安排 | 第14-16页 |
| 第二章 软件无线电平台外设高速接.技术现状 | 第16-26页 |
| 2.1 USB | 第16-17页 |
| 2.2 PCIE | 第17-19页 |
| 2.3 1394总线 | 第19-20页 |
| 2.4 以太网 | 第20-25页 |
| 2.4.1 以太网技术现状 | 第20-22页 |
| 2.4.2 以太网网络芯片接入技术 | 第22-23页 |
| 2.4.3 以太网MAC核接入技术 | 第23-25页 |
| 2.5 小结 | 第25-26页 |
| 第三章 以太网高速数据通道分析与设计 | 第26-43页 |
| 3.1 设计目标与约束条件 | 第26-27页 |
| 3.1.1 软件无线电平台硬件架构 | 第26页 |
| 3.1.2 对等传输功能组成与性能指标 | 第26-27页 |
| 3.1.3 透明传输功能组成与性能指标 | 第27页 |
| 3.2 整体框架分析设计 | 第27-28页 |
| 3.3 对等传输通道分析设计 | 第28-40页 |
| 3.3.1 以太网协议栈 | 第28-36页 |
| 3.3.2 对等传输接收通道 | 第36-38页 |
| 3.3.3 对等传输发送通道 | 第38-40页 |
| 3.4 透明传输通道分析设计 | 第40-42页 |
| 3.4.1 物理层透明传输 | 第40-41页 |
| 3.4.2 MAC层透明传输 | 第41-42页 |
| 3.5 小结 | 第42-43页 |
| 第四章 以太网高速数据通道FPGA实现 | 第43-67页 |
| 4.1 对等传输通道FPGA实现 | 第43-58页 |
| 4.1.1 以太网协议栈 | 第43-54页 |
| 4.1.2 对等传输接收通道 | 第54-55页 |
| 4.1.3 对等传输发送通道 | 第55-58页 |
| 4.2 透明传输通道FPGA实现 | 第58-66页 |
| 4.2.1 物理层数据透明传输 | 第58-63页 |
| 4.2.2 MAC层数据透明传输 | 第63-66页 |
| 4.3 小结 | 第66-67页 |
| 第五章 以太网高速数据通道验证与分析 | 第67-83页 |
| 5.1 验证环境及资源消耗 | 第67-68页 |
| 5.2 对等传输通道功能验证与分析 | 第68-73页 |
| 5.2.1 以太网协议栈 | 第68-71页 |
| 5.2.2 接收通道 | 第71-73页 |
| 5.2.3 发送通道 | 第73页 |
| 5.3 数据透明传输功能验证与分析 | 第73-75页 |
| 5.3.1 物理层数据透明传输 | 第73-75页 |
| 5.3.2 MAC层数据透明传输 | 第75页 |
| 5.4 对等传输通道性能验证与分析 | 第75-80页 |
| 5.4.1 验证工具 | 第75-76页 |
| 5.4.2 验证结果 | 第76-80页 |
| 5.5 透明传输通道性能验证与分析 | 第80-82页 |
| 5.5.1 验证工具 | 第80页 |
| 5.5.2 验证结果 | 第80-82页 |
| 5.6 小结 | 第82-83页 |
| 第六章 结束语 | 第83-85页 |
| 6.1 工作总结 | 第83页 |
| 6.2 下一步工作的展望 | 第83-85页 |
| 致谢 | 第85-86页 |
| 参考文献 | 第86-88页 |
| 个人简历 | 第88-89页 |
| 攻读硕士学位期间研究成果 | 第89-90页 |
| 学位论文评审后修改说明表 | 第90-91页 |
| 学位论文答辩后勘误修订说明表 | 第91-92页 |