基于FPGA的实时图像控制系统的研究与设计
第一章 绪论 | 第6-17页 |
1.1 简述 | 第6-15页 |
1.1.1 实时数字图像处理技术发展概述 | 第6-8页 |
1.1.2 电视跟踪系统工作原理简介 | 第8-10页 |
1.1.3 CPLD/FPGA技术的发展 | 第10-14页 |
1.1.4 硬件描述语言VHDL | 第14-15页 |
1.2 问题的提出 | 第15页 |
1.3 论文的主要研究内容 | 第15页 |
1.4 论文的组织 | 第15-17页 |
第二章 实时图像控制系统工作原理 | 第17-28页 |
2.1 电视监视器工作原理 | 第17-21页 |
2.1.1 显示原理 | 第17页 |
2.1.2 扫描与同步 | 第17-18页 |
2.1.3 信号组成 | 第18-21页 |
2.2 计算机显示器工作原理 | 第21-24页 |
2.2.1 CRT显示器工作原理 | 第22页 |
2.2.2 显示标准 | 第22-23页 |
2.2.3 信号组成 | 第23-24页 |
2.3 图像的预处理 | 第24-27页 |
2.3.1 噪声消除 | 第24-25页 |
2.3.2 中值滤波 | 第25-27页 |
2.4 本章小结 | 第27-28页 |
第三章 实时图像控制系统总体设计 | 第28-35页 |
3.1 FPGA介绍 | 第28-29页 |
3.2 系统工作过程 | 第29-33页 |
3.2.1 系统的硬件模块设计 | 第30-31页 |
3.2.2 系统的软件模块设计 | 第31-33页 |
3.3 本章小结 | 第33-35页 |
第四章 实时图像控制系统的硬件设计 | 第35-47页 |
4.1 Balser A501数字相机的工作原理 | 第35-37页 |
4.1.1 相机的主要输出信号 | 第35页 |
4.1.2 相机的时序原理 | 第35-36页 |
4.1.3 相机的工作模式 | 第36-37页 |
4.2 信号转换电路模块 | 第37-39页 |
4.3 FIFO数据锁存模块 | 第39-41页 |
4.4 D/A转换电路模块 | 第41-43页 |
4.5 信号驱动电路模块 | 第43-44页 |
4.6 与显示设备的连接 | 第44-45页 |
4.7 FPGA的整体设计 | 第45页 |
4.8 本章小结 | 第45-47页 |
第五章 实时图像控制系统的软件设计 | 第47-60页 |
5.1 实时图像控制系统电路结构 | 第47-48页 |
5.2 同步信号发生器的设计 | 第48-56页 |
5.2.1 计算机显示器的同步信号发生器设计 | 第48-51页 |
5.2.2 电视监视器的同步信号发生器设计 | 第51-56页 |
5.3 图像预处理的实现 | 第56-58页 |
5.4 程序下载与调试 | 第58-59页 |
5.4.1 程序下载 | 第58页 |
5.4.2 程序调试 | 第58-59页 |
5.5 本章小结 | 第59-60页 |
第六章 工作总结与展望 | 第60-62页 |
参考文献 | 第62-64页 |
致谢 | 第64-65页 |
摘要 | 第65-67页 |
Abstract | 第67页 |