| 摘要 | 第3-4页 |
| Abstract | 第4页 |
| 目录 | 第5-7页 |
| 第一章 绪论 | 第7-11页 |
| 1.1 本课题研究背景 | 第7-8页 |
| 1.2 电源噪声引起抖动(PSIJ)现状 | 第8页 |
| 1.3 课题研究内容 | 第8页 |
| 1.4 论文的组织结构 | 第8-11页 |
| 第二章 数字锁相环结构及模块分析 | 第11-25页 |
| 2.1 从模拟锁相环到数字锁相环 | 第11-12页 |
| 2.2 锁相环模块级分析 | 第12-22页 |
| 2.2.1 PFD:鉴频鉴相器 | 第12-16页 |
| 2.2.2 CP:电荷泵 | 第16-17页 |
| 2.2.3 LPF:低通滤波器 | 第17-18页 |
| 2.2.4 VCO:压控振荡器 | 第18-21页 |
| 2.2.5 Divider:分频器 | 第21-22页 |
| 2.3 降低数字锁相环抖动的一般方法 | 第22页 |
| 2.4 HSPICE模型仿真方法 | 第22-23页 |
| 2.5 本章小结 | 第23-25页 |
| 第三章 串行传输与SerDes分析 | 第25-33页 |
| 3.1 从并行传输到串行传输 | 第25页 |
| 3.2 SerDes技术的进步 | 第25页 |
| 3.3 SerDes工作原理 | 第25-26页 |
| 3.4 SerDes芯片详解 | 第26-31页 |
| 3.4.1 TLK1501 | 第26-27页 |
| 3.4.2 电路结构及工作模式 | 第27-28页 |
| 3.4.3 8/10b编码器 | 第28页 |
| 3.4.4 时钟模块 | 第28-29页 |
| 3.4.5 信号损耗检测 | 第29页 |
| 3.4.6 停顿检测电路 | 第29页 |
| 3.4.7 TLK6002 | 第29-31页 |
| 3.5 本章小结 | 第31-33页 |
| 第四章 电源噪声抖动灵敏度与互调理论分析 | 第33-53页 |
| 4.1 工具验证 | 第33-34页 |
| 4.2 电源完整性与信号完整性协同设计 | 第34-37页 |
| 4.3 灵敏度分析方法 | 第37-40页 |
| 4.3.1 理论说明 | 第37-38页 |
| 4.3.2 仿真结果 | 第38-40页 |
| 4.4 验证有无互调的方法 | 第40-43页 |
| 4.5 研究中Custom Explorer软件使用说明 | 第43-51页 |
| 4.5.1 眼图观测 | 第43-45页 |
| 4.5.2 仿真工具HSPICERF | 第45页 |
| 4.5.3 抖动的测量 | 第45-48页 |
| 4.5.4 基于HSPICERF测量抖动实例 | 第48-50页 |
| 4.5.5 创建电源噪声抖动宏模型的可行性 | 第50-51页 |
| 4.6 本章小结 | 第51-53页 |
| 第五章 基于HSPICERF的噪声灵敏度分析工具 | 第53-61页 |
| 5.1 概述 | 第53页 |
| 5.2 工具总体介绍 | 第53-55页 |
| 5.2.1 软件的预设定 | 第53页 |
| 5.2.2 软件界面介绍 | 第53-54页 |
| 5.2.3 软件流程 | 第54-55页 |
| 5.3 仿真实例 | 第55-59页 |
| 5.4 本章小结 | 第59-61页 |
| 第六章 互调工具软件 | 第61-67页 |
| 6.1 概述 | 第61页 |
| 6.2 工具总体介绍 | 第61-65页 |
| 6.2.1 互调分析 | 第61-63页 |
| 6.2.2 互调结果 | 第63-65页 |
| 6.3 软件总结 | 第65页 |
| 6.4 本章小结 | 第65-67页 |
| 第七章 总结与展望 | 第67-69页 |
| 致谢 | 第69-71页 |
| 参考文献 | 第71-73页 |
| 作者在读期间的研究成果 | 第73-75页 |
| 附录 | 第75-76页 |