阵列雷达回波模拟器的设计
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-19页 |
1.1 研究背景及意义 | 第15页 |
1.2 国内外发展背景 | 第15-16页 |
1.3 本文的主要工作 | 第16-19页 |
第二章 阵列雷达模拟信号的产生及回放 | 第19-39页 |
2.1 阵列雷达基本原理 | 第19-23页 |
2.1.1 阵列雷达概述 | 第19-20页 |
2.1.2 阵列雷达工作原理 | 第20-23页 |
2.2 阵列雷达回波模拟器介绍 | 第23-25页 |
2.3 模拟数据的产生和存储 | 第25-29页 |
2.3.1 雷达回波模拟数据的产生 | 第25-26页 |
2.3.2 雷达回波模拟数据的存储 | 第26-29页 |
2.4 模拟数据的回放 | 第29-37页 |
2.4.1 CORDIC算法介绍 | 第29-33页 |
2.4.2 阵列信号导向矢量的计算 | 第33-36页 |
2.4.3 四十路模拟数据回放 | 第36-37页 |
2.5 本章总结 | 第37-39页 |
第三章 阵列雷达实时数据的接收和回放 | 第39-59页 |
3.1 阵列雷达实时数据的接收和存储 | 第39-47页 |
3.1.1 雷达实时数据的接收和存储 | 第39-44页 |
3.1.2 DDR II SDRAM存储器 | 第44-47页 |
3.2 阵列雷达实时数据的回放 | 第47-53页 |
3.2.1 NCO产生线性调频信号 | 第47-51页 |
3.2.2 阵列雷达实时数据的回放 | 第51页 |
3.2.3 串口的使用 | 第51-53页 |
3.3 以太网数据传输 | 第53-58页 |
3.4 本章小结 | 第58-59页 |
第四章 回波模拟器硬件平台搭建 | 第59-71页 |
4.1 模拟器硬件系统介绍 | 第59-63页 |
4.2 系统主要模块介绍 | 第63-69页 |
4.2.1 系统时钟模块和电源模块 | 第63-64页 |
4.2.2 系统存储模块DDR II SDRAM | 第64-67页 |
4.2.3 系统接口模块 | 第67-69页 |
4.3 本章总结 | 第69-71页 |
第五章 总结与展望 | 第71-73页 |
5.1 内容总结 | 第71页 |
5.2 工作展望 | 第71-73页 |
参考文献 | 第73-75页 |
致谢 | 第75-77页 |
作者简介 | 第77-78页 |