基于网络IP控制的3GSDI字符叠加器的实现
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第1章 绪论 | 第9-13页 |
1.1 技术背景及应用领域介绍 | 第9页 |
1.2 国内外发展现状 | 第9-11页 |
1.3 本论文的章节安排及主要内容 | 第11-13页 |
第2章 系统组成及原理 | 第13-18页 |
2.1 系统组成 | 第13页 |
2.2 工作原理 | 第13-15页 |
2.2.1 字符叠加原理 | 第14-15页 |
2.2.2 系统工作原理 | 第15页 |
2.3 系统性能指标 | 第15-18页 |
2.3.1 功能指标 | 第15-16页 |
2.3.2 工作环境指标 | 第16-18页 |
第3章 系统硬件设计 | 第18-28页 |
3.1 网络控制模块 | 第19页 |
3.2 字符图像信号生成模块 | 第19-21页 |
3.3 字符图像信号叠加模块 | 第21-25页 |
3.4 视频信号编解码模块 | 第25-28页 |
第4章 系统软件设计 | 第28-37页 |
4.1 软件结构 | 第28-30页 |
4.2 软件功能 | 第30-37页 |
4.2.1 通讯功能 | 第30-34页 |
4.2.2 矢量字符生成功能 | 第34-36页 |
4.2.3 字符叠加功能 | 第36页 |
4.2.4 SDI信号编解码功能 | 第36-37页 |
第5章 系统测试 | 第37-48页 |
5.1 电路板基本检测 | 第37-40页 |
5.2 基本功能检测 | 第40-46页 |
5.2.1 兼容性 | 第40页 |
5.2.2 稳定性 | 第40-41页 |
5.2.3 均衡能力 | 第41-43页 |
5.2.4 其他基本功能 | 第43-46页 |
5.3 环境测试 | 第46页 |
5.3.1 高低温测试 | 第46页 |
5.3.2 老化测试 | 第46页 |
5.4 测试结果分析 | 第46-48页 |
第6章 结论 | 第48-49页 |
6.1 本文总结 | 第48页 |
6.2 系统存在的不足及改进方向 | 第48-49页 |
参考文献 | 第49-52页 |
附录A 视频信号解码程序 | 第52-55页 |
附录B webserver界面主要程序说明 | 第55-56页 |
附录C ARM部分主程序说明 | 第56-65页 |
附录D FPGA测试程序说明 | 第65-81页 |
附录E 字模提取函数 | 第81-83页 |
致谢 | 第83-84页 |
作者简介 | 第84页 |