机载视频压缩与数据复接系统设计
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第1章 绪论 | 第8-12页 |
| ·应用背景 | 第8-9页 |
| ·研究内容与结果 | 第9-11页 |
| ·论文结构安排 | 第11-12页 |
| 第2章 系统构成 | 第12-18页 |
| ·电气接口 | 第12-14页 |
| ·硬件结构 | 第14-18页 |
| ·视频压缩与数据通信系统构成 | 第14-16页 |
| ·视频解压与数据通信系统构成 | 第16-18页 |
| 第3章 视频压缩解压缩子系统设计 | 第18-60页 |
| ·相关芯片原理介绍 | 第18-23页 |
| ·SAA7115 视频解码芯片简介 | 第18-19页 |
| ·SAA7121 视频编码芯片简介 | 第19-20页 |
| ·ATMEGA128 单片机简介 | 第20-21页 |
| ·SPARTAN3 FPGA 简介 | 第21-22页 |
| ·ADV202 视频压缩解压缩芯片简介 | 第22-23页 |
| ·视频压缩子系统设计 | 第23-33页 |
| ·视频压缩子系统的硬件组成 | 第23-25页 |
| ·视频压缩子系统电路设计 | 第25-28页 |
| ·视频压缩子系统的验证 | 第28-33页 |
| ·视频解压子系统设计 | 第33-37页 |
| ·视频解压子系统的硬件组成 | 第33-34页 |
| ·视频解压子系统电路设计 | 第34-37页 |
| ·视频压缩解压缩子系统的配置 | 第37-58页 |
| ·单片机配置硬件设计 | 第38-45页 |
| ·单片机软件设计 | 第45-58页 |
| ·电源设计 | 第58-60页 |
| 第4章 数据传输与通道选择子系统设计 | 第60-82页 |
| ·数据传输子系统的设计 | 第60-75页 |
| ·FPGA 的配置 | 第60-64页 |
| ·FIFO 原理 | 第64-69页 |
| ·数据传输子系统的组成 | 第69-71页 |
| ·数据缓冲及控制模块 | 第71-72页 |
| ·总线判决过程 | 第72-75页 |
| ·通道选择子系统的设计 | 第75-82页 |
| ·通道选择子系统的硬件设计 | 第76-78页 |
| ·通道选择子系统的实现 | 第78-82页 |
| 第5章 数据接收子系统设计 | 第82-86页 |
| ·数据接收子系统的组成 | 第82-83页 |
| ·数据缓冲及控制模块 | 第83-86页 |
| 第6章 系统实验结果及评价 | 第86-92页 |
| ·系统实物结构 | 第86-89页 |
| ·摄像头 | 第86页 |
| ·视频压缩与数据通信系统 | 第86-88页 |
| ·视频解压与数据通信系统 | 第88-89页 |
| ·显示器 | 第89页 |
| ·视频通信实验结果 | 第89-91页 |
| ·同时监控四路视频效果图 | 第89-90页 |
| ·高清监控一路视频效果图 | 第90-91页 |
| ·视频延迟计算结果 | 第91-92页 |
| 第7章 总结与展望 | 第92-93页 |
| 参考文献 | 第93-95页 |
| 致谢 | 第95-96页 |
| 在读期间发表的学术论文与取得的研究成果 | 第96页 |