| 第一章 引言 | 第6-10页 |
| 1.1 干扰消除简介 | 第6-8页 |
| 1.2 国内外干扰消除的研究简况 | 第8页 |
| 1.3 论文工作的创新点 | 第8-10页 |
| 第二章 DS扩频通信体制概述 | 第10-17页 |
| 2.1 扩频通信系统一般概念 | 第10-12页 |
| 2.2 DS扩频通信系统基本参数 | 第12-14页 |
| 2.2.1 扩频处理增益 | 第12页 |
| 2.2.2 干扰容限 | 第12-13页 |
| 2.2.3 干扰门限 | 第13-14页 |
| 2.3 DS/SS体制的抗干扰能力 | 第14-17页 |
| 第三章 干扰消除模块组成及工作原理 | 第17-22页 |
| 3.1 干扰消除模块在系统中的位置 | 第17-18页 |
| 3.2 干扰消除模块的效能及工作过程 | 第18-22页 |
| 3.2.1 干扰消除模块对几种主要干扰信号的效能 | 第18-19页 |
| 3.2.2 干扰消除模块的工作过程 | 第19-22页 |
| 第四章 算法的理论推导和效果仿真 | 第22-33页 |
| 4.1 背景噪声功率大小的估计 | 第22-26页 |
| 4.2 干扰消除算法的理论推导 | 第26-33页 |
| 4.2.1 部分归零法(Fraction Zeroize),简称FZ。 | 第29页 |
| 4.2.2 部分修剪法(Fraction Clip),简称FC。 | 第29-33页 |
| 第五章 干扰消除模块的硬件实现 | 第33-46页 |
| 5.1 可编程门阵列的设计与综合 | 第33-38页 |
| 5.1.1 VHDL语言的设计 | 第33-34页 |
| 5.1.2 Xilinx芯片的选择及工作模式 | 第34-36页 |
| 5.1.3 系统实现的设计流程 | 第36-38页 |
| 5.2 干扰消除模块的硬件实现 | 第38-46页 |
| 5.2.1 干扰消除模块硬件实现的概述 | 第38页 |
| 5.2.2 高速实时的FFT和IFFT的实现 | 第38-46页 |
| 第六章 结束语 | 第46-47页 |
| 致 谢 | 第47-48页 |
| 参考文献 | 第48-49页 |