基于FPGA的信号分离器设计
中文摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第8-12页 |
1.1 选题意义 | 第8-9页 |
1.2 国内外研究现状及发展趋势 | 第9-11页 |
1.2.1 PTT 方面的发展趋势 | 第9页 |
1.2.2 FPGA | 第9-11页 |
1.3 论文内容安排 | 第11-12页 |
第2章 系统总体设计 | 第12-17页 |
2.1 系统应用环境 | 第12-13页 |
2.2 子系统构成 | 第13-15页 |
2.3 本章小结 | 第15-17页 |
第3章 系统硬件设计 | 第17-29页 |
3.1 FPGA 基本电路设计 | 第17-18页 |
3.2 数据处理模块设计 | 第18-22页 |
3.2.1 EP3C16Q240C 介绍 | 第19页 |
3.2.2 信号处理模块硬件设计 | 第19-22页 |
3.3 电源模块设计 | 第22-25页 |
3.4 数模接口模块 | 第25-28页 |
3.5 复位电路 | 第28页 |
3.6 本章小结 | 第28-29页 |
第4章 FPGA 系统设计 | 第29-56页 |
4.1 整体功能介绍 | 第29-30页 |
4.2 数据采集通信单元设计 | 第30-36页 |
4.2.1 WM8731 控制电路 | 第30-33页 |
4.2.2 音频信号收发电路 | 第33-35页 |
4.2.3 I2C 接口电路 | 第35-36页 |
4.3 FFT 模块设计 | 第36-49页 |
4.3.1 FFT 的基本原理 | 第36-39页 |
4.3.2 IP 核设计 | 第39-43页 |
4.3.3 FFT 处理器时序仿真 | 第43-45页 |
4.3.4 Cordic 算法求模仿真结果对比 | 第45-49页 |
4.4 有限冲激响应滤波器(FIR)设计 | 第49-54页 |
4.4.1 窗函数设计 FIR 滤波器的步骤 | 第49-50页 |
4.4.2 加窗处理产生的影响 | 第50-51页 |
4.4.3 基于凯泽窗的陷阱滤波器设计 | 第51-52页 |
4.4.4 基于查找表的分布式算法 | 第52-54页 |
4.5 本章小结 | 第54-56页 |
第5章 总结与展望 | 第56-57页 |
5.1 总结 | 第56页 |
5.2 展望 | 第56-57页 |
参考文献 | 第57-60页 |
致谢 | 第60-61页 |