协议栈并行化技术的研究与实现
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
符号对照表 | 第10-11页 |
缩略语对照表 | 第11-14页 |
第一章 绪论 | 第14-20页 |
1.1 研究背景及意义 | 第14-15页 |
1.2 国内外研究现状 | 第15-17页 |
1.3 论文研究内容 | 第17页 |
1.4 论文章节安排 | 第17-20页 |
第二章 协议栈并行化相关技术 | 第20-34页 |
2.1 协议栈的基本概念 | 第20-28页 |
2.1.1 OSI模型与TCP/IP模型 | 第20-22页 |
2.1.2 内核协议栈存在的问题 | 第22-24页 |
2.1.3 目前已有的协议栈加速方案 | 第24-28页 |
2.2 协议栈并行化相关技术 | 第28-32页 |
2.2.1 并行编程及其性能分析 | 第29-30页 |
2.2.2 多核并行编程面临的问题 | 第30-31页 |
2.2.3 协议栈并行方案分析 | 第31-32页 |
2.3 本章小结 | 第32-34页 |
第三章 用户态并行协议栈的设计 | 第34-46页 |
3.1 系统总体设计 | 第34-35页 |
3.2 底层包处理模块的设计 | 第35-37页 |
3.3 数据包分发器的设计 | 第37-39页 |
3.4 协议处理模块的设计 | 第39-44页 |
3.4.1 协议处理线程模型 | 第39-40页 |
3.4.2 协议处理模块设计框架 | 第40-42页 |
3.4.3 协议处理性能优化手段 | 第42-44页 |
3.5 本章小结 | 第44-46页 |
第四章 用户态并行协议栈的实现 | 第46-56页 |
4.1 底层包处理模块的实现 | 第46-48页 |
4.1.1 Netmap总体架构 | 第46-47页 |
4.1.2 基于Netmap的收发包模块 | 第47-48页 |
4.2 数据包分发器的实现 | 第48-50页 |
4.2.1 数据校验模块的实现 | 第48-49页 |
4.2.2 哈希分组模块的实现 | 第49-50页 |
4.3 协议处理模块的实现 | 第50-54页 |
4.3.1 协议处理基本功能实现 | 第50-52页 |
4.3.2 线程CPU亲和性 | 第52-53页 |
4.3.3 数据包优先级发送队列 | 第53-54页 |
4.4 本章小结 | 第54-56页 |
第五章 性能测试与分析 | 第56-64页 |
5.1 底层数据包处理性能分析 | 第56-58页 |
5.1.1 实验环境 | 第56页 |
5.1.2 实验方案 | 第56-57页 |
5.1.3 结果分析 | 第57-58页 |
5.2 并行协议栈总体性能分析 | 第58-61页 |
5.2.1 实验环境 | 第58-59页 |
5.2.2 实验方案 | 第59-60页 |
5.2.3 结果分析 | 第60-61页 |
5.3 本章小结 | 第61-64页 |
第六章 总结与展望 | 第64-66页 |
参考文献 | 第66-70页 |
致谢 | 第70-72页 |
作者简介 | 第72-73页 |