VLIW体系的多簇DSP分簇算法的研究和复数运算的优化
摘要 | 第1-6页 |
ABSTRACT | 第6-11页 |
第1章 绪论 | 第11-17页 |
·研究背景 | 第11-15页 |
·多簇VLIW DSP介绍 | 第11-13页 |
·多簇VLIW DSP对编译器的要求 | 第13-15页 |
·研究意义 | 第15页 |
·本文研究内容 | 第15页 |
·论文组织 | 第15-17页 |
第2章 BWDSP编译器的设计与结构 | 第17-37页 |
·引言 | 第17页 |
·BWDSP与open64概述 | 第17-23页 |
·BWDSP介绍 | 第17-20页 |
·Open64编译器 | 第20-23页 |
·BWDSP编译器机器描述 | 第23-25页 |
·BWDSP机器描述介绍 | 第23-24页 |
·BWDSP编译器机器描述的实现 | 第24-25页 |
·与机器无关优化 | 第25-30页 |
·过程间分析优化 | 第25-28页 |
·全局标量优化 | 第28-29页 |
·嵌套循环优化 | 第29-30页 |
·与机器相关优化 | 第30-35页 |
·代码生成器结构 | 第30-31页 |
·指令注释 | 第31-32页 |
·控制流优化和if转换 | 第32页 |
·软件流水 | 第32-33页 |
·指令分簇 | 第33-34页 |
·指令调度 | 第34页 |
·寄存器分配 | 第34-35页 |
·本章小结 | 第35-37页 |
第3章 基于SSA数据流图的分簇算法 | 第37-47页 |
·引言 | 第37-38页 |
·已有的工作 | 第38-39页 |
·BUG算法 | 第38页 |
·基于寄存器压力的分簇算法 | 第38-39页 |
·基于SSA数据流图的分簇算法 | 第39-46页 |
·静态单赋值 | 第39-40页 |
·算法思想概述 | 第40页 |
·构建SSA数据流图 | 第40-42页 |
·簇上资源得分 | 第42页 |
·簇间传输得分 | 第42-43页 |
·分簇策略 | 第43-44页 |
·实验结果和性能分析 | 第44-46页 |
·本章小结 | 第46-47页 |
第4章 多簇超长指令字复数运算的优化 | 第47-61页 |
·引言 | 第47-48页 |
·复数指令机器描述 | 第48-50页 |
·指令信息 | 第48页 |
·调度信息 | 第48-49页 |
·格式信息 | 第49-50页 |
·复数指令的识别与生成 | 第50-57页 |
·概述 | 第50-51页 |
·复数指令编译指示 | 第51-52页 |
·LD/ST指令的调度 | 第52-53页 |
·复数运算操作的识别 | 第53-54页 |
·指令合成 | 第54-57页 |
·复数操作的分簇与寄存器分配 | 第57-58页 |
·分簇 | 第57页 |
·寄存器分配 | 第57-58页 |
·实验分析与性能测试 | 第58-59页 |
·本章小结 | 第59-61页 |
第5章 总结 | 第61-63页 |
·本文工作 | 第61-62页 |
·本文贡献与创新之处 | 第62页 |
·进一步工作 | 第62-63页 |
参考文献 | 第63-65页 |
附录1 插图索引 | 第65-66页 |
附录2 表格索引 | 第66-67页 |
致谢 | 第67-69页 |
在读期间发表的学术论文 | 第69-70页 |
攻读学位期间参加的科研项目 | 第70页 |