| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·研究背景和意义 | 第7页 |
| ·存储系统的国内外发展概况 | 第7-10页 |
| ·国外研究概况 | 第8-9页 |
| ·国内研究概况 | 第9页 |
| ·存储系统的发展趋势 | 第9-10页 |
| ·论文结构安排 | 第10-13页 |
| 第二章 系统硬件设计和实现 | 第13-33页 |
| ·设计需求 | 第13-14页 |
| ·存储介质的选型和组织 | 第14-22页 |
| ·存储介质的选型 | 第14-16页 |
| ·存储芯片介绍 | 第16-21页 |
| ·Flash芯片的阵列组织 | 第21-22页 |
| ·主控芯片的选型和介绍 | 第22-25页 |
| ·主控芯片的选型 | 第22-23页 |
| ·主控芯片简介 | 第23-25页 |
| ·电源设计 | 第25-28页 |
| ·板卡功耗估计 | 第25-27页 |
| ·电源分配网络设计 | 第27-28页 |
| ·高速接口设计 | 第28-29页 |
| ·板卡PCB设计要点 | 第29-31页 |
| ·本章小结 | 第31-33页 |
| 第三章 嵌入式处理器MicroBlaze的应用 | 第33-45页 |
| ·MicroBlaze嵌入式处理器 | 第33-35页 |
| ·系统使用的IP核以及设备驱动 | 第35-40页 |
| ·通用输入输出设备(XPS GPIO) | 第35-37页 |
| ·中断控制器(XPS INTC) | 第37-39页 |
| ·BRAM控制器(XPS BRAM Controller) | 第39-40页 |
| ·基于MicroBlaze的嵌入式系统搭建 | 第40-44页 |
| ·本章小结 | 第44-45页 |
| 第四章 PCIe接口控制器设计 | 第45-59页 |
| ·PCIe总线概述 | 第45-49页 |
| ·基于PCIe总线的系统拓扑结构 | 第45-46页 |
| ·PCIe总线层次结构 | 第46-47页 |
| ·存储器和IO操作流程及其包头格式 | 第47-49页 |
| ·PCIe总线的中断机制 | 第49页 |
| ·PCIe集成端点硬核 | 第49-52页 |
| ·用户层逻辑设计 | 第52-56页 |
| ·接收引擎设计 | 第54页 |
| ·发送引擎设计 | 第54-55页 |
| ·端点内存和中断模块设计 | 第55-56页 |
| ·控制器功能验证 | 第56-58页 |
| ·本章小结 | 第58-59页 |
| 第五章 NAND Flash阵列控制器设计 | 第59-75页 |
| ·控制器总体设计 | 第59-63页 |
| ·控制器功能要求 | 第59页 |
| ·控制器结构设计 | 第59-61页 |
| ·控制器接口定义 | 第61页 |
| ·时钟控制 | 第61-63页 |
| ·指令状态转移图设计和验证 | 第63-67页 |
| ·擦除 | 第63-64页 |
| ·多plane页编程(multi-plane page program) | 第64-66页 |
| ·多plane页读取(multi-plane page read) | 第66-67页 |
| ·ECC校验 | 第67-71页 |
| ·ECC校验的原理 | 第67-70页 |
| ·ECC校验的实现 | 第70-71页 |
| ·坏块管理 | 第71-73页 |
| ·初始坏块表的建立 | 第71-72页 |
| ·坏块表的更新 | 第72-73页 |
| ·本章小结 | 第73-75页 |
| 结束语 | 第75-77页 |
| 致谢 | 第77-79页 |
| 参考文献 | 第79-81页 |
| 硕士期间研究成果 | 第81-82页 |