首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--存贮器论文

高密度高速存储系统设计与实现

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-13页
   ·研究背景和意义第7页
   ·存储系统的国内外发展概况第7-10页
     ·国外研究概况第8-9页
     ·国内研究概况第9页
     ·存储系统的发展趋势第9-10页
   ·论文结构安排第10-13页
第二章 系统硬件设计和实现第13-33页
   ·设计需求第13-14页
   ·存储介质的选型和组织第14-22页
     ·存储介质的选型第14-16页
     ·存储芯片介绍第16-21页
     ·Flash芯片的阵列组织第21-22页
   ·主控芯片的选型和介绍第22-25页
     ·主控芯片的选型第22-23页
     ·主控芯片简介第23-25页
   ·电源设计第25-28页
     ·板卡功耗估计第25-27页
     ·电源分配网络设计第27-28页
   ·高速接口设计第28-29页
   ·板卡PCB设计要点第29-31页
   ·本章小结第31-33页
第三章 嵌入式处理器MicroBlaze的应用第33-45页
   ·MicroBlaze嵌入式处理器第33-35页
   ·系统使用的IP核以及设备驱动第35-40页
     ·通用输入输出设备(XPS GPIO)第35-37页
     ·中断控制器(XPS INTC)第37-39页
     ·BRAM控制器(XPS BRAM Controller)第39-40页
   ·基于MicroBlaze的嵌入式系统搭建第40-44页
   ·本章小结第44-45页
第四章 PCIe接口控制器设计第45-59页
   ·PCIe总线概述第45-49页
     ·基于PCIe总线的系统拓扑结构第45-46页
     ·PCIe总线层次结构第46-47页
     ·存储器和IO操作流程及其包头格式第47-49页
     ·PCIe总线的中断机制第49页
   ·PCIe集成端点硬核第49-52页
   ·用户层逻辑设计第52-56页
     ·接收引擎设计第54页
     ·发送引擎设计第54-55页
     ·端点内存和中断模块设计第55-56页
   ·控制器功能验证第56-58页
   ·本章小结第58-59页
第五章 NAND Flash阵列控制器设计第59-75页
   ·控制器总体设计第59-63页
     ·控制器功能要求第59页
     ·控制器结构设计第59-61页
     ·控制器接口定义第61页
     ·时钟控制第61-63页
   ·指令状态转移图设计和验证第63-67页
     ·擦除第63-64页
     ·多plane页编程(multi-plane page program)第64-66页
     ·多plane页读取(multi-plane page read)第66-67页
   ·ECC校验第67-71页
     ·ECC校验的原理第67-70页
     ·ECC校验的实现第70-71页
   ·坏块管理第71-73页
     ·初始坏块表的建立第71-72页
     ·坏块表的更新第72-73页
   ·本章小结第73-75页
结束语第75-77页
致谢第77-79页
参考文献第79-81页
硕士期间研究成果第81-82页

论文共82页,点击 下载论文
上一篇:基于Dynamo的存储机制研究
下一篇:基于Hadoop的全分布式存储架构研究