基于FPGA的智能断路器控制器的研究与设计
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-6页 |
| 目录 | 第6-9页 |
| 1 绪论 | 第9-13页 |
| ·背景 | 第9-10页 |
| ·低压断路器简介 | 第10页 |
| ·国内外现状 | 第10-11页 |
| ·低压断路器的发展趋势 | 第11页 |
| ·本文主要研究内容 | 第11-12页 |
| ·本文章节安排 | 第12-13页 |
| 2 断路器保护原理 | 第13-17页 |
| ·过载长延时保护 | 第13-14页 |
| ·短路短延时保护 | 第14页 |
| ·短路瞬动保护 | 第14-15页 |
| ·欠压保护 | 第15页 |
| ·负载监控保护 | 第15页 |
| ·小结 | 第15-17页 |
| 3 断路器保护算法 | 第17-25页 |
| ·最大值计算 | 第17页 |
| ·有效值计算 | 第17-18页 |
| ·傅里叶变换 | 第18页 |
| ·小波分析 | 第18-23页 |
| ·小结 | 第23-25页 |
| 4 控制器硬件设计 | 第25-41页 |
| ·中央处理器 | 第25-29页 |
| ·AD 模数转换器 | 第29-31页 |
| ·信号预处理 | 第31页 |
| ·信号调理 | 第31-33页 |
| ·存储电路 | 第33-34页 |
| ·以太网芯片 | 第34页 |
| ·实时时钟芯片 | 第34-35页 |
| ·人机接口 | 第35-37页 |
| ·开关量输入电路 | 第37页 |
| ·开关量输出电路 | 第37-38页 |
| ·电源电路 | 第38-39页 |
| ·硬件抗干扰 | 第39-40页 |
| ·小结 | 第40-41页 |
| 5 控制器软件设计 | 第41-61页 |
| ·NIOS 体系架构 | 第41-43页 |
| ·μC/OS-II 操作系统 | 第43-45页 |
| ·AD 采样单元 | 第45-49页 |
| ·数据处理单元 | 第49-55页 |
| ·控制单元 | 第50-51页 |
| ·信号存储单元 | 第51页 |
| ·串转并单元 | 第51-52页 |
| ·移位单元 | 第52-53页 |
| ·查找表单元 | 第53页 |
| ·高低位合并 | 第53-54页 |
| ·和运算单元 | 第54-55页 |
| ·总体框架 | 第55页 |
| ·以太网通信单元 | 第55-58页 |
| ·人机接口单元 | 第58-60页 |
| ·保护判断单元 | 第60页 |
| ·小结 | 第60-61页 |
| 6 控制器模块测试 | 第61-69页 |
| ·算法模块测试 | 第61-64页 |
| ·通信模块测试 | 第64-66页 |
| ·人机接口测试 | 第66-67页 |
| ·小结 | 第67-69页 |
| 7 结论与展望 | 第69-71页 |
| ·结论 | 第69页 |
| ·展望 | 第69-71页 |
| 参考文献 | 第71-75页 |
| 附录 | 第75-77页 |
| 攻读学位期间发表的学术论文目录 | 第77-80页 |
| 致谢 | 第80页 |