| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 插图索引 | 第10-12页 |
| 附表索引 | 第12-13页 |
| 第1章 绪论 | 第13-18页 |
| ·项目来源及研究背景 | 第13页 |
| ·雷达及其应用发展概述 | 第13-15页 |
| ·雷达的基本工作原理 | 第13-14页 |
| ·雷达的发展历史 | 第14-15页 |
| ·雷达的应用 | 第15页 |
| ·数字信号处理技术及其在雷达上的应用 | 第15-17页 |
| ·数字信号处理和 FPGA 技术 | 第15-16页 |
| ·数字信号处理技术在雷达上的应用 | 第16-17页 |
| ·本文的主要工作 | 第17-18页 |
| 第2章 Virtex-6 FPGA 硬件结构 | 第18-37页 |
| ·Virtex-6 FPGA 概述 | 第18-19页 |
| ·Virtex-6 FPGA 特点 | 第18页 |
| ·Virtex-6 FPGA 的时钟管理 | 第18-19页 |
| ·Virtex-6 FPGA 的主要资源 | 第19-36页 |
| ·数字信号处理-DSP48E1 Slice | 第19-23页 |
| ·CLB、Slice 和 LUT | 第23-36页 |
| ·本章小结 | 第36-37页 |
| 第3章 雷达信号与特征信号的相关计算 IP 核设计 | 第37-49页 |
| ·雷达对目标物的识别方法及 IP 核的功能 | 第37页 |
| ·算法原理 | 第37-44页 |
| ·雷达信号与特征信号的快速相关计算方法 | 第37-38页 |
| ·雷达信号与特征信号的快速相关计算的实现方法 | 第38-40页 |
| ·FFT 的硬件实现结构 | 第40-42页 |
| ·IFFT 原理与实现 | 第42-43页 |
| ·FFT/IFFT IP Core 的使用 | 第43-44页 |
| ·乘法运算的 IP Core | 第44-48页 |
| ·乘法器工作原理 | 第44-47页 |
| ·赛灵思乘法器工作原理及改进 | 第47-48页 |
| ·本章小结 | 第48-49页 |
| 第4章 仿真实验与算法实现 | 第49-65页 |
| ·算法的 MATLAB 仿真 | 第49-50页 |
| ·给 Xilinx 的 FFT IP 核配置 FFT 和 IFFT 参数 | 第50-52页 |
| ·IP 核设计及仿真 | 第52-56页 |
| ·IP 核的布局布线和 Modelsim 仿真 | 第56-64页 |
| ·本章小结 | 第64-65页 |
| 结论 | 第65-67页 |
| 参考文献 | 第67-70页 |
| 致谢 | 第70-71页 |
| 附录 攻读硕士学位期间所发表的学术论文 | 第71页 |