| 摘要 | 第1-4页 |
| ABSTRACT | 第4-5页 |
| 目录 | 第5-7页 |
| 第1章 绪论 | 第7-12页 |
| ·入侵防御系统的背景知识 | 第7-10页 |
| ·入侵防御系统与入侵检测系统、防火墙的区别 | 第7-8页 |
| ·IPS技术背景 | 第8-9页 |
| ·IPS的种类 | 第9页 |
| ·IPS面临的挑战 | 第9-10页 |
| ·课题研究内容及论文组织结构 | 第10-12页 |
| ·课题研究内容 | 第10页 |
| ·论文组织结构 | 第10-12页 |
| 第2章 INTEL IXP2400及其相关标准简介 | 第12-24页 |
| ·引言 | 第12页 |
| ·硬件体系结构 | 第12-16页 |
| ·网络处理器IXP2400 | 第12-14页 |
| ·微引擎和Hash单元介绍 | 第14-15页 |
| ·CSIX-L1接口简介 | 第15-16页 |
| ·软件开发环境 | 第16-19页 |
| ·Intel IXA简述 | 第16-17页 |
| ·微引擎开发 | 第17-19页 |
| ·微引擎的编程模型 | 第19-20页 |
| ·Function Chain模式 | 第19-20页 |
| ·Context Chain模式 | 第20页 |
| ·DISPATCH LOOP介绍 | 第20-21页 |
| ·微引擎多线程的相关技术 | 第21-23页 |
| ·零延迟切换技术 | 第22页 |
| ·寄存器的上下文相对寻址方式 | 第22页 |
| ·线程间的数据通信 | 第22-23页 |
| ·小结 | 第23-24页 |
| 第3章 NIPS快速分流器的系统设计 | 第24-29页 |
| ·引言 | 第24页 |
| ·系统设计思想 | 第24-25页 |
| ·系统设计方案 | 第25-26页 |
| ·快速分流器的分析与设计 | 第26-28页 |
| ·小结 | 第28-29页 |
| 第4章 NIPS快速分流器的实现 | 第29-44页 |
| ·引言 | 第29-31页 |
| ·数据接受模块 | 第31-35页 |
| ·数据分流模块 | 第35-40页 |
| ·分流概述 | 第35-36页 |
| ·快速Hash分流算法 | 第36-38页 |
| ·相关数据结构 | 第38-39页 |
| ·分流的部分定义和宏模块 | 第39-40页 |
| ·数据发送模块 | 第40-43页 |
| ·队列管理模块 | 第40-41页 |
| ·队列调度模块 | 第41-42页 |
| ·CSIX Tx模块 | 第42-43页 |
| ·小结 | 第43-44页 |
| 第5章 NIPS分流器性能分析及仿真测试 | 第44-50页 |
| ·引言 | 第44页 |
| ·分流器性能分析 | 第44-46页 |
| ·数据接受模块分析 | 第44-45页 |
| ·Hash分流模块分析 | 第45页 |
| ·数据发送模块 | 第45-46页 |
| ·仿真平台介绍 | 第46-47页 |
| ·仿真测试及结果分析 | 第47-49页 |
| ·小结 | 第49-50页 |
| 第6章 总结与展望 | 第50-51页 |
| ·总结 | 第50页 |
| ·展望 | 第50-51页 |
| 附录:MEV2指令集 | 第51-54页 |
| 参考文献 | 第54-56页 |
| 致谢 | 第56页 |