基于SOPC的红外图像小目标检测系统设计与实现
摘要 | 第1-9页 |
Abstract | 第9-10页 |
第1章 绪论 | 第10-14页 |
·课题研究背景 | 第10-11页 |
·SOPC技术发展概况 | 第11-12页 |
·本论文主要工作 | 第12-14页 |
第2章 动态规划小目标检测算法 | 第14-22页 |
·算法描述 | 第14-19页 |
·动态小目标能量累加 | 第14-16页 |
·门限分割 | 第16-17页 |
·轨迹关联与置信度检验的目标轨迹处理 | 第17-19页 |
·算法特点分析 | 第19-21页 |
·本章小结 | 第21-22页 |
第3章 基于SOPC的小目标检测系统设计 | 第22-31页 |
·小目标检测系统资源需求分析 | 第22-23页 |
·小目标检测系统的总体结构 | 第23-24页 |
·微处理器核的选择 | 第24-27页 |
·Nios处理器软核 | 第24-25页 |
·Microblaze处理器软核 | 第25-26页 |
·Powerpc405处理器硬核 | 第26-27页 |
·FPGA平台选择 | 第27-29页 |
·Virtex-Ⅱ | 第27页 |
·Virtex-Ⅱ Pro | 第27-28页 |
·Virtex-4 | 第28-29页 |
·系统实现方案 | 第29-30页 |
·本章小结 | 第30-31页 |
第4章 专用硬件子系统设计 | 第31-43页 |
·能量累加模块 | 第32-36页 |
·存储器接口模块 | 第36-39页 |
·累加值统计模块 | 第39-40页 |
·PPC接口模块 | 第40页 |
·FIFO模块 | 第40-41页 |
·计数模块 | 第41-42页 |
·本章小结 | 第42-43页 |
第5章 微处理器子系统设计 | 第43-57页 |
·PowerPC微处理器系统硬件设计 | 第43-54页 |
·Coreconnect总线 | 第44-45页 |
·PowerPC405微处理器IP核 | 第45-47页 |
·通用输入输出模块(GPIO) | 第47-49页 |
·外部存储器控制器(EMC) | 第49-51页 |
·DDR SDRAM控制器(DDR) | 第51页 |
·中断控制器(INTC) | 第51-53页 |
·UART控制器 | 第53页 |
·定时器/计数器(Timer) | 第53-54页 |
·应用程序开发 | 第54-56页 |
·本章小结 | 第56-57页 |
第6章 系统调试及分析 | 第57-65页 |
·调试方法 | 第57-58页 |
·调试结果 | 第58-62页 |
·专用硬件子系统调试 | 第58-59页 |
·PowerPC微处理器子系统调试及分析 | 第59-61页 |
·小目标检测系统整系统调试 | 第61-62页 |
·潜在能力分析 | 第62-64页 |
·本章小结 | 第64-65页 |
结束语 | 第65-66页 |
致谢 | 第66-67页 |
参考文献 | 第67-69页 |
作者在学期间发表的论文 | 第69页 |