| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 绪论 | 第8-13页 |
| ·课题研究背景及意义 | 第8-10页 |
| ·国内外研究现状和发展趋势 | 第10-12页 |
| ·本文内容 | 第12-13页 |
| 第二章 频率合成源的指标及方案分析 | 第13-27页 |
| ·频率合成源的指标 | 第13-14页 |
| ·频率合成技术 | 第14-22页 |
| ·直接模拟合成 | 第14-15页 |
| ·DDS 合成技术 | 第15-16页 |
| ·间接PLL 合成技术 | 第16-19页 |
| ·混合式频率合成技术 | 第19-22页 |
| ·频率合成源的方案比较 | 第22-26页 |
| ·∑-△调制小数分频锁相频率合成方案 | 第22-24页 |
| ·单环与多环的方案比较 | 第24-25页 |
| ·方案比较和结论 | 第25-26页 |
| ·本章小结 | 第26-27页 |
| 第三章 2~7GHz 宽带YTO 扫频源的指标及整体方案 | 第27-36页 |
| ·宽带YTO 扫频源的指标要求及分析 | 第27-29页 |
| ·关键器件的选型 | 第29-35页 |
| ·PLL 芯片的选择 | 第29-31页 |
| ·YTO 的选择 | 第31-32页 |
| ·YTO 驱动电路的选择 | 第32-33页 |
| ·参考频率源的选择 | 第33-35页 |
| 3 .3 宽带 YTO 扫频源的整体方案 | 第35页 |
| ·本章小结 | 第35-36页 |
| 第四章 2~7GHz 宽带YTO 扫频源的电路实现 | 第36-57页 |
| ·PLL 模块电路设计 | 第36-40页 |
| ·PLL 芯片模块的接口设计 | 第36-37页 |
| ·PLL 芯片外围电路的设计 | 第37-39页 |
| ·快速锁定的电路设计 | 第39-40页 |
| ·失锁检测电路的设计 | 第40页 |
| ·环路滤波器的设计 | 第40-49页 |
| ·环路特性的两个重要参数 | 第40-41页 |
| ·常用环路滤波器的结构 | 第41-45页 |
| ·电荷泵型锁相环环路分析 | 第45-49页 |
| ·宽带YTO 扫频源的环路参数计算 | 第49页 |
| ·电源设计 | 第49-50页 |
| ·控制模块的电路及软件设计 | 第50-53页 |
| ·控制模块的电路设计 | 第50-51页 |
| ·控制模块的软件设计 | 第51-52页 |
| ·频率控制功能的实现 | 第52-53页 |
| ·YTO 组件接口设计 | 第53-54页 |
| ·印制电路的设计 | 第54页 |
| ·微带线功分器的设计 | 第54-56页 |
| ·本章小结 | 第56-57页 |
| 第五章 调试及测试结果分析 | 第57-65页 |
| ·电路调试 | 第57-59页 |
| ·系统仿真结果 | 第59-61页 |
| ·系统测试结果分析 | 第61-65页 |
| 第六章 结束语 | 第65-66页 |
| 致谢 | 第66-67页 |
| 参考文献 | 第67-69页 |
| 附录 | 第69-70页 |
| 攻读硕士学位期间取得的研究成果 | 第70-71页 |