中文摘要 | 第1-9页 |
ABSTRACT | 第9-11页 |
第一章 绪论 | 第11-19页 |
·宽带无线数字通信的发展 | 第11-14页 |
·信道编码技术及其新发展 | 第14-18页 |
·信道编码的发展历程 | 第14-16页 |
·Turbo乘积码的提出与发展 | 第16-18页 |
·本文主要研究内容 | 第18-19页 |
第二章 Turbo迭代码理论基础 | 第19-28页 |
·Turbo软迭代译码基础知识 | 第19-20页 |
·Turbo卷积码(TCC)迭代译码原理 | 第20-22页 |
·Turbo乘积码(TPC)迭代译码原理 | 第22-27页 |
·乘积码的构造 | 第22-24页 |
·TPC码SISO译码器 | 第24-26页 |
·信道软输出 | 第25-26页 |
·外信息计算 | 第26页 |
·TPC码迭代译码过程 | 第26-27页 |
·小结 | 第27-28页 |
第三章 Turbo乘积码SISO译码算法 | 第28-46页 |
·基于chase-Ⅱ算法的Turbo乘积码SISO译码算法 | 第28-33页 |
·构造候选码字的方法 | 第28-30页 |
·chase_pyndiah译码算法的SISO译码算法 | 第30-31页 |
·软输出和外信息的求解 | 第31页 |
·Turbo迭代译码结构 | 第31-33页 |
·AWGN信道Turbo乘积码的误码性能分析 | 第33-40页 |
·TPC码同其他常用纠错码性能比较 | 第34-35页 |
·迭代次数对于TPC码性能的影响 | 第35-36页 |
·不同码率对于TPC码性能的影响 | 第36-37页 |
·不同码长对TPC码性能的影响 | 第37-38页 |
·仿真结论 | 第38-40页 |
·Turbo乘积码在宽度无线接入系统(IEEE802.16a)中的应用 | 第40-45页 |
·宽带固定无线接入系统中的TPC方案 | 第40-43页 |
·TPC码常用的修正码型 | 第43-44页 |
·缩短乘积码 | 第43-44页 |
·增强乘积码 | 第44页 |
·缩短TPC码仿真研究 | 第44-45页 |
·小结 | 第45-46页 |
第四章 两维Turbo乘积码迭代译码器的FPGA设计 | 第46-66页 |
·FPGA芯片介绍及其设计流程 | 第46-49页 |
·FPGA芯片介绍 | 第46-48页 |
·设计流程与设计工具 | 第48-49页 |
·Turbo码硬件实现的考虑方案 | 第49-55页 |
·方案一 | 第49-53页 |
·方案二 | 第53-55页 |
·迭代译码过程关键模块设计 | 第55-58页 |
·输入模块 | 第55-57页 |
·外信息计算模块 | 第57-58页 |
·输出模块 | 第58页 |
·两维TPC码迭代译码器功能仿真 | 第58-59页 |
·功能验证与测试 | 第59-61页 |
·资源及其复杂度分析 | 第61-64页 |
·对于译码器硬件设计的一些想法 | 第64-65页 |
·小结 | 第65-66页 |
第五章 结论及展望. | 第66-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-72页 |
攻读硕士期间发表的论文 | 第72-73页 |
附录 | 第73-74页 |
附录A 外信息计算模块逻辑电路图 | 第73-74页 |
附录B 两维TPC码迭代译码器逻辑电路图 | 第74页 |