摘要 | 第1-11页 |
ABSTRACT | 第11-12页 |
第一章 绪论 | 第12-19页 |
·国内外研究概况 | 第12-15页 |
·浮点加法器 | 第12-13页 |
·浮点乘法器 | 第13页 |
·浮点融合乘加及现状 | 第13-15页 |
·研究与实现意义 | 第15-16页 |
·研究内容及目标 | 第16-17页 |
·论文的贡献及结构 | 第17-19页 |
第二章 低延迟浮点乘加的全流水结构与实现 | 第19-44页 |
·应用环境、设计目标及实现指令 | 第19页 |
·低延迟浮点乘加部件总体结构 | 第19-22页 |
·对阶移位的实现 | 第22-23页 |
·尾数乘的实现 | 第23-26页 |
·符号探测器的实现 | 第26-29页 |
·前导位预测(LZA) | 第29-34页 |
·支持非规格化运算的LZA位宽 | 第30-31页 |
·LZA预编码与编码树 | 第31-33页 |
·LZA预测并行修正 | 第33-34页 |
·规格化移位和非规格化处理 | 第34-35页 |
·双加舍入 | 第35-39页 |
·符号位和指数通路的实现 | 第39-41页 |
·低延迟浮点乘加的全流水实现 | 第41-42页 |
·小结 | 第42-44页 |
第三章 各指令及异常在浮点乘加部件中的实现 | 第44-53页 |
·浮点乘加指令的实现 | 第44-45页 |
·64位有无符号整数乘的实现 | 第45-47页 |
·浮点规格化操作的实现 | 第47页 |
·浮点数转换为整数的实现 | 第47-49页 |
·整数转换为浮点数的实现 | 第49页 |
·取浮点数的小数部分的实现 | 第49-51页 |
·异常的实现 | 第51-52页 |
·小结 | 第52-53页 |
第四章 模拟验证与综合优化 | 第53-69页 |
·浮点乘加模拟验证的方法与目的 | 第53-55页 |
·IEEE754-85对浮点设计的要求及测试向量的产生方法 | 第55-56页 |
·浮点乘加部件的模拟验证准备和验证层次 | 第56-61页 |
·模拟验证前的准备 | 第57页 |
·模块级测试 | 第57-58页 |
·流水线级测试 | 第58-59页 |
·系统和指令级测试 | 第59-61页 |
·模拟验证的内容和结论 | 第61-63页 |
·综合优化策略 | 第63-66页 |
·浮点融合乘加的综合结果 | 第66-68页 |
·小结 | 第68-69页 |
第五章 低延迟浮点乘加尾数通路的全定制设计 | 第69-84页 |
·对阶移位器的全定制设计 | 第69-73页 |
·部分积累加单元的全定制设计 | 第73-76页 |
·部分积的产生单元的全定制设计 | 第76-80页 |
·符号探测器的电路实现 | 第80-81页 |
·LZA及规格化移位器的电路实现 | 第81-83页 |
·小结 | 第83-84页 |
第六章 结束语 | 第84-86页 |
致谢 | 第86-87页 |
参考文献 | 第87-92页 |
作者在学期间取得的学术成果 | 第92页 |