| 第1章 绪论 | 第1-13页 |
| ·引言 | 第7页 |
| ·字符识别的基本原理 | 第7-8页 |
| ·字符识别的内容 | 第7页 |
| ·字符识别的流程 | 第7-8页 |
| ·国内外现状及发展趋势 | 第8-11页 |
| ·统计特征字符识别技术 | 第9页 |
| ·基于神经网络的字符识别技术 | 第9页 |
| ·结构特征字符识别技术 | 第9-10页 |
| ·纸币号码识别的国内外研究现状 | 第10页 |
| ·系统识别的具体工作流程 | 第10-11页 |
| ·本文的主要研究内容 | 第11-13页 |
| 第2章 纸币号码识别系统的硬件设计 | 第13-32页 |
| ·硬件系统概述 | 第13-14页 |
| ·图像采集与帧存储单元的设计 | 第14-21页 |
| ·图像传感器的功能原理 | 第14页 |
| ·图像传感器的选择 | 第14-16页 |
| ·图像采集模块的设计 | 第16-17页 |
| ·帧存储器的设计 | 第17-20页 |
| ·图像采集模块与帧存储器接口的设计 | 第20-21页 |
| ·核心处理器及其外围电路的设计 | 第21-28页 |
| ·核心处理器S3C44B0X | 第21-22页 |
| ·S3C44B0X 与核心逻辑控制单元接口的设计 | 第22页 |
| ·S3C44B0X 与SST39VF160 接口的设计 | 第22-24页 |
| ·S3C44B0X 与HY57V281620 接口的设计 | 第24-26页 |
| ·时钟电路的设计 | 第26-27页 |
| ·系统复位电路的设计 | 第27-28页 |
| ·系统电源供电设计 | 第28页 |
| ·系统看门狗的实现 | 第28-29页 |
| ·硬件电路抗干扰的设计 | 第29-32页 |
| ·干扰源及其分类 | 第29-30页 |
| ·抗干扰的一般措施 | 第30页 |
| ·本系统的一些抗干扰措施 | 第30-32页 |
| 第3 章纸币号码识别系统的软件设计 | 第32-43页 |
| ·系统核心控制逻辑单元的设计 | 第32-35页 |
| ·FIFO 读时序生成的设计 | 第32-33页 |
| ·握手和时钟切换信号的设计 | 第33-35页 |
| ·S3C44B0X 的Bootloader 启动配置 | 第35-39页 |
| ·存储器空间地址映射的设计 | 第35-36页 |
| ·系统初始化的设计 | 第36-38页 |
| ·初始化C 程序所要求的存储器空间 | 第38-39页 |
| ·SCCB 总线接口的设计 | 第39-41页 |
| ·S3C44B0X I~2C 接口的设置 | 第40页 |
| ·S3C44B0X 对OV7620 寄存器的配置 | 第40-41页 |
| ·S3C44B0X 与上位机通信的设计 | 第41-42页 |
| ·纸币号码识别的软件实现 | 第42-43页 |
| 第4章 纸币号码识别的算法原理 | 第43-61页 |
| ·纸币号码区的粗略定位 | 第43-44页 |
| ·纸币号码区的空间滤波 | 第44-46页 |
| ·图像的平滑技术 | 第44-45页 |
| ·中值滤波原理 | 第45页 |
| ·中值滤波模板的选取 | 第45-46页 |
| ·纸币图像的二值化处理 | 第46-48页 |
| ·常用的二值化方法 | 第46-47页 |
| ·二值化阈值的选取 | 第47-48页 |
| ·字符号码区的倾斜校正 | 第48-53页 |
| ·最高点的查找 | 第48-49页 |
| ·直线拟合 | 第49-50页 |
| ·号码区的倾斜校正 | 第50-53页 |
| ·灰度值校正 | 第53页 |
| ·字符分割 | 第53-54页 |
| ·字符识别 | 第54-61页 |
| ·字符的结构特征分析 | 第54-56页 |
| ·字符的一次分类 | 第56-57页 |
| ·字符的二次分类 | 第57-60页 |
| ·识别结果及分析 | 第60-61页 |
| 第5章 全文总结 | 第61-63页 |
| ·主要工作和结论 | 第61页 |
| ·今后待研究的问题 | 第61-63页 |
| 参考文献 | 第63-66页 |
| 摘要 | 第66-69页 |
| Abstract | 第69-73页 |
| 致谢 | 第73-74页 |
| 导师及作者简介 | 第74页 |