摘要 | 第1-5页 |
ABSTRACT | 第5-6页 |
目录 | 第6-8页 |
第一章 绪论 | 第8-12页 |
·本课题的研究意义 | 第8-9页 |
·国内外研究现状 | 第9-11页 |
·数字信号的处理实现方法 | 第9-10页 |
·FPGA应用于FIR数字滤波器 | 第10-11页 |
·论文的结构 | 第11-12页 |
第二章 FIR数字滤波器设计原理 | 第12-32页 |
·FIR数字滤波器算法原理 | 第12-13页 |
·FIR数字滤波器特点 | 第13-14页 |
·FIR数字滤波器的性质 | 第14-18页 |
·FIR数字滤波器的线性特性 | 第14-15页 |
·FIR滤波器的幅频和相频的特性 | 第15-18页 |
·FIR数字滤波器的结构特点 | 第18-21页 |
·直接型FIR数字滤波器 | 第19页 |
·转置型FIR数字滤波器 | 第19-20页 |
·线性相位FIR数字滤波器 | 第20页 |
·级联FIR数字滤波器 | 第20-21页 |
·频率采样FIR数字滤波器 | 第21页 |
·FIR数字滤波器设计指标 | 第21-24页 |
·FIR数字滤波器的设计方法 | 第24-28页 |
·分布式算法的原理 | 第28-31页 |
·分布式算法原理 | 第28-30页 |
·传统分布式算法的实现 | 第30页 |
·分布式算法的优化 | 第30-31页 |
·本章小结 | 第31-32页 |
第三章 FPGA技术基础 | 第32-44页 |
·FPGA概述 | 第32-34页 |
·ALTERA STRATIX FPGA芯片 | 第34-36页 |
·器件概述 | 第34页 |
·平面布局和设计原则 | 第34-35页 |
·逻辑单元(LE)、逻辑阵列块(LAB)和互连线资源 | 第35页 |
·内嵌RAM块 | 第35页 |
·时钟网络和锁相环(PLL) | 第35页 |
·DSP块 | 第35页 |
·I/O结构 | 第35页 |
·高速差分I/O的应用 | 第35-36页 |
·FPGA开发流程 | 第36-38页 |
·FPGA工具 | 第38-39页 |
·FPGA开发工具 | 第38-39页 |
·FPGA仿真工具 | 第39页 |
·FPGA开发语言 | 第39-40页 |
·流水线设计 | 第40-43页 |
·流水线设计的概念 | 第41-42页 |
·基本的流水线操作 | 第42-43页 |
·本章小结 | 第43-44页 |
第四章 FIR数字滤波器的实现 | 第44-75页 |
·FIR数字滤波器的设计指标和参数提取 | 第44-47页 |
·FIR数字滤波器的设计指标 | 第44页 |
·FIR数字低通滤波器的基本设计 | 第44-45页 |
·FIR数字滤波器的参数的提取及量化 | 第45-46页 |
·FIR数字滤波器的系统分析 | 第46-47页 |
·基于乘法器的FIR数字低通滤波器设计 | 第47-52页 |
·总体设计 | 第47页 |
·主要模块实现 | 第47-49页 |
·系统综合分析 | 第49-52页 |
·基于分布式算法的FIR数字低通滤波器设计 | 第52-61页 |
·总体设计 | 第52-53页 |
·主要模块实现 | 第53-56页 |
·综合仿真分析 | 第56-61页 |
·数据误差分析 | 第61-70页 |
·系统误差分析 | 第61-62页 |
·理想的低通滤波器 | 第62-64页 |
·滤波器阶数改变的FIR数字低通滤波器 | 第64-66页 |
·系数量化位数改变的FIR数字低通滤波器 | 第66-67页 |
·输入信号位数改变的FIR数字低通滤波器 | 第67-68页 |
·采样频率改变的FIR数字低通滤波器 | 第68-70页 |
·其他FIR数字滤波器的设计 | 第70-74页 |
·FIR数字带通滤波器的设计 | 第70-72页 |
·FIR数字希尔伯特滤波器的设计 | 第72-74页 |
·本章小结 | 第74-75页 |
第五章 总结与展望 | 第75-77页 |
·论文总结 | 第75-76页 |
·下一步研究工作 | 第76-77页 |
参考文献 | 第77-79页 |
致谢 | 第79页 |