基于FPGA的数字复接技术的研究
摘要 | 第1-4页 |
Abstract | 第4-8页 |
1 绪论 | 第8-12页 |
·引言 | 第8页 |
·数字复接技术的发展 | 第8-9页 |
·FPGA在数字复接技术中的应用 | 第9-10页 |
·论文研究的主要内容及结构安排 | 第10-12页 |
2 数字通信及数字复接技术 | 第12-24页 |
·数字通信理论 | 第12-15页 |
·数字通信系统的组成 | 第12-13页 |
·数字通信的特点 | 第13-15页 |
·数字通信系统的主要性能指标 | 第15-16页 |
·有效性指标 | 第15-16页 |
·可靠性指标 | 第16页 |
·数字复接原理 | 第16-20页 |
·数字复接的基本概念 | 第17-18页 |
·数字复接方式 | 第18-20页 |
·数字复接的实现方法 | 第20-23页 |
·同步复接 | 第20-22页 |
·异步复接 | 第22-23页 |
·本章小结 | 第23-24页 |
3 同步技术 | 第24-33页 |
·位同步 | 第24-26页 |
·插入导频法 | 第24-25页 |
·数字锁相法 | 第25-26页 |
·帧同步 | 第26-32页 |
·间歇式插入法 | 第27页 |
·连贯式插入法 | 第27-29页 |
·帧同步的保护 | 第29-31页 |
·帧同步系统的性能指标 | 第31-32页 |
·本章小结 | 第32-33页 |
4 现场可编程门阵列FPGA及开发环境 | 第33-40页 |
·FPGA相关介绍 | 第33-38页 |
·FPGA简介 | 第33-34页 |
·开发环境 | 第34-37页 |
·编程语言 | 第37-38页 |
·系统的硬件环境 | 第38-39页 |
·本章小结 | 第39-40页 |
5 同步数字复接系统的FPGA设计与实现 | 第40-55页 |
·HDB3编/译码 | 第40-44页 |
·HDB3编码原理 | 第41-42页 |
·HDB3编码设计与实现 | 第42-43页 |
·编码波形仿真 | 第43页 |
·HDB3译码设计与实现 | 第43-44页 |
·译码波形仿真 | 第44页 |
·位同步时钟提取 | 第44-46页 |
·位同步信号提取电路的设计 | 第45-46页 |
·位同步仿真 | 第46页 |
·帧同步信号提取 | 第46-51页 |
·帧同步信号提取电路的设计 | 第47-50页 |
·实现与仿真 | 第50-51页 |
·复接系统设计与实现 | 第51-52页 |
·分接系统设计与实现 | 第52-54页 |
·本章小结 | 第54-55页 |
6 系统的调试 | 第55-62页 |
·系统下载 | 第55-56页 |
·系统配置过程 | 第56-61页 |
·问题与分析 | 第61页 |
·本章小结 | 第61-62页 |
7 总结与展望 | 第62-64页 |
·全文总结 | 第62-63页 |
·展望 | 第63-64页 |
致谢 | 第64-65页 |
参考文献 | 第65-68页 |
攻读硕士学位期间发表论文 | 第68页 |