摘要 | 第1-5页 |
Abstract | 第5-12页 |
第1章 引言 | 第12-24页 |
·数字集成系统 | 第12-15页 |
·数字集成电路系统的发展 | 第12-13页 |
·以数据为中心的系统设计中的关键问题 | 第13-15页 |
·数字视频处理系统中的存储问题 | 第15-22页 |
·视频编解码标准发展简史 | 第15-17页 |
·数字视频解码器的存储瓶颈问题 | 第17-20页 |
·存储瓶颈问题的解决方案 | 第20-22页 |
·本文的主要内容和主要贡献 | 第22-24页 |
·各章主要内容简介 | 第22页 |
·本文的主要贡献 | 第22-24页 |
第2章 嵌入式压缩 | 第24-72页 |
·视频解码器中的嵌入式压缩 | 第24-32页 |
·嵌入式压缩的概念与原理 | 第24-26页 |
·当前研究现状 | 第26-32页 |
·嵌入式压缩的理论分析 | 第32-42页 |
·信息论下的无失真信源编码定理 | 第32-35页 |
·视频系统中嵌入式压缩的特点 | 第35-42页 |
·面向MPEG-2 的无损字典压缩算法 | 第42-56页 |
·算法提出与原理 | 第43-47页 |
·算法特点与效果 | 第47-50页 |
·RTL 实现 | 第50-56页 |
·面向H.264 的高效小波压缩算法 | 第56-68页 |
·算法提出与原理 | 第56-61页 |
·算法特点和效果 | 第61-63页 |
·RTL 实现 | 第63-68页 |
·嵌入式压缩算法评价与选择 | 第68-71页 |
·本章小结 | 第71-72页 |
第3章 EC 视频解码器中的参考数据读取 | 第72-95页 |
·嵌入式压缩在解码器中的融合 | 第72-74页 |
·数据读取机制——边界判断 | 第74-81页 |
·MPEG-2 解码器中的运动补偿 | 第75-76页 |
·边界判断机制 | 第76-81页 |
·数据读取机制——双模边界融合 | 第81-87页 |
·H.264 解码器中的运动补偿 | 第81-84页 |
·双模边界融合机制 | 第84-87页 |
·数据读取机制与嵌入式压缩联合应用性能分析 | 第87-94页 |
·边界判断与无损字典压缩算法 | 第87-90页 |
·双模边界融合与小波压缩算法 | 第90-92页 |
·嵌入式压缩与运动补偿联合设计 | 第92-94页 |
·本章小结 | 第94-95页 |
第4章 嵌入式压缩在MPEG-2 解码器中的集成 | 第95-137页 |
·系统结构 | 第95-97页 |
·帧存结构与SDRAM 存储控制器 | 第97-113页 |
·SDRAM 的原理与特点 | 第97-100页 |
·帧存结构与存储控制器研究 | 第100-104页 |
·高效帧存结构 | 第104-108页 |
·多端口存储控制器设计 | 第108-113页 |
·运动补偿的设计与实现 | 第113-122页 |
·运动补偿的VLSI 结构 | 第113-115页 |
·时序分配机制 | 第115-118页 |
·缓存共享机制 | 第118-120页 |
·设计实现及其意义 | 第120-122页 |
·双模显示缓存机制设计 | 第122-126页 |
·EC 视频解码器的FPGA 验证与测试 | 第126-135页 |
·FPGA 验证系统 | 第126-130页 |
·EC 视频解码系统测试 | 第130-135页 |
·本章小结 | 第135-137页 |
第5章 结束语 | 第137-141页 |
·研究工作总结 | 第137-139页 |
·今后研究工作展望 | 第139-141页 |
参考文献 | 第141-150页 |
致谢 | 第150-151页 |
附录A 帧图中8×8 块无失真极限压缩比的概率分布和累积分布 | 第151-156页 |
附录B 帧图中相邻像素之差的绝对值的累积分布 | 第156-162页 |
个人简历、在学期间发表的学术论文与研究成果 | 第162-163页 |