摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第9-14页 |
1.1 研究背景 | 第9-10页 |
1.2 DMA模块的研究现状 | 第10-12页 |
1.3 本文的研究目的及结构安排 | 第12-14页 |
第2章 32位高性能浮点DSP处理器 | 第14-29页 |
2.1 DMA模块所处系统的体系结构介绍 | 第14-27页 |
2.1.1 X型DSP的系统结构 | 第14-26页 |
2.1.2 X型DSP的总线结构 | 第26-27页 |
2.2 数据传递方式与DMA方式 | 第27-28页 |
2.3 本章小结 | 第28-29页 |
第3章 DMA体系结构的研究和模块的设计 | 第29-42页 |
3.1 X型DSP中的DMA模块 | 第29-38页 |
3.1.1 DSP中DMA外围中断触发源 | 第30-32页 |
3.1.2 DSP中DMA模块的CPU仲裁 | 第32-33页 |
3.1.3 DSP中DMA通道的优先级机制 | 第33-34页 |
3.1.4 DSP中DMA模块的流水线机制 | 第34页 |
3.1.5 DSP中DMA模块的ADC同步机制 | 第34-35页 |
3.1.6 DSP中DMA模块的地址指针和传送控制 | 第35-37页 |
3.1.7 DSP中DMA溢出检测 | 第37-38页 |
3.2 DMA模块的各部分电路设计 | 第38-41页 |
3.2.1 译码电路和读写控制电路 | 第38-39页 |
3.2.2 源和目的地址产生器 | 第39页 |
3.2.3 传输计数模块 | 第39-40页 |
3.2.4 DMA控制模块 | 第40-41页 |
3.3 本章小结 | 第41-42页 |
第4章 DMA模块在图像采集处理系统中的应用 | 第42-53页 |
4.1 系统简介 | 第42-48页 |
4.1.1 CMOS图像传感器 | 第42-43页 |
4.1.2 光电传感器 | 第43页 |
4.1.3 射频识别RFID | 第43-45页 |
4.1.4 ADP32F12中的ADC模块 | 第45-46页 |
4.1.5 FPGA接口模块 | 第46页 |
4.1.6 USB3.0接口 | 第46-48页 |
4.2 系统优化设计方案 | 第48-52页 |
4.2.1 图像采集模块 | 第49-50页 |
4.2.2 图像处理模块 | 第50-51页 |
4.2.3 DSP程序引导加载模块 | 第51页 |
4.2.4 系统与上位机通信模块 | 第51-52页 |
4.2.5 系统的操作流程 | 第52页 |
4.3 本章小结 | 第52-53页 |
第5章 DMA模块的仿真验证及系统测试结果分析 | 第53-60页 |
5.1 DSP系统验证平台搭建 | 第53-57页 |
5.1.1 DSP引脚配置 | 第53-54页 |
5.1.2 DSP模拟电路和存储器建模 | 第54-55页 |
5.1.3 DSP的软件仿真环境 | 第55页 |
5.1.4 DMA测试程序设计 | 第55-56页 |
5.1.5 DMA的仿真验证 | 第56-57页 |
5.2 系统测试结果分析 | 第57-59页 |
5.3 本章小结 | 第59-60页 |
第6章 总结与展望 | 第60-61页 |
参考文献 | 第61-65页 |
致谢 | 第65-66页 |
个人简历 | 第66-67页 |
攻读硕士学位期间发表的学术论文与研究成果 | 第67页 |