超高速概率计算Turbo译码器的原理和设计及性能
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
缩略词表 | 第12-13页 |
第一章 绪论 | 第13-17页 |
1.1 本研究的背景与意义 | 第13-14页 |
1.2 国内外的研究现状 | 第14-16页 |
1.3 本文的主要贡献 | 第16页 |
1.4 本文的结构安排 | 第16-17页 |
第二章 Turbo码原理介绍 | 第17-30页 |
2.1 编码器、交织器原理 | 第17-19页 |
2.1.1 编码器原理 | 第17-18页 |
2.1.2 交织器原理 | 第18-19页 |
2.2 MAP译码算法介绍 | 第19-24页 |
2.3 max-log-MAP译码算法介绍 | 第24-26页 |
2.4 EXIT图介绍 | 第26-28页 |
2.5 全并行译码的可行性分析 | 第28-29页 |
2.6 本章小结 | 第29-30页 |
第三章 概率计算简介与器件设计 | 第30-36页 |
3.1 概率计算与Turbo码 | 第30页 |
3.2 加法器的设计与分析 | 第30-34页 |
3.2.1 带补偿的加法器设计与分析 | 第30-33页 |
3.2.2 不带补偿的加法器设计 | 第33-34页 |
3.3 Max运算器的设计与分析 | 第34-35页 |
3.4 本章小结 | 第35-36页 |
第四章 概率计算Turbo译码器的设计 | 第36-53页 |
4.1 缩放与量化方法 | 第36-39页 |
4.1.1 接收符号、分支度量及外信息的大小关系 | 第36-38页 |
4.1.2 数值域到概率域转化时的缩放 | 第38-39页 |
4.2 数值域到概率域的转换 | 第39页 |
4.3 随机数生成器的设计 | 第39-40页 |
4.4 分支度量计算单元的设计 | 第40-43页 |
4.5 归一化器的设计 | 第43-45页 |
4.6 外信息计算单元的设计 | 第45-47页 |
4.7 译码单元的设计 | 第47页 |
4.8 全并行(反)交织器的设计 | 第47-50页 |
4.9 译码器的设计 | 第50-51页 |
4.10 概率计算译码器性能 | 第51-52页 |
4.11 本章小结 | 第52-53页 |
第五章 概率计算Turbo译码器的资源分析 | 第53-62页 |
5.1 工具及工艺简介 | 第53页 |
5.2 关键单元的面积以及静态时序分析 | 第53-59页 |
5.2.1 (反)交织器的面积以及时序 | 第54页 |
5.2.2 数值域到概率域转换器的面积以及时序 | 第54-55页 |
5.2.3 η 计算单元的面积以及时序 | 第55-57页 |
5.2.4 分支度量计算单元的面积以及时序 | 第57-58页 |
5.2.5 外信息计算单元的面积以及时序 | 第58-59页 |
5.2.6 译码单元的面积以及时序 | 第59页 |
5.3 译码器的速度以及吞吐率分析 | 第59-61页 |
5.4 本章小结 | 第61-62页 |
第六章 结论 | 第62-63页 |
6.1 本研究成果的总结 | 第62页 |
6.2 未来工作的展望 | 第62-63页 |
参考文献 | 第63-65页 |
致谢 | 第65-66页 |
个人简历及攻读硕士学位期间取得的研究成果 | 第66-67页 |