嵌入式任务系统仿真器的设计与实现
摘要 | 第4-7页 |
Abstract | 第7-9页 |
第一章 绪论 | 第12-14页 |
1.1 引言 | 第12页 |
1.2 论文的研究背景及意义 | 第12-13页 |
1.3 本文研究的内容 | 第13-14页 |
第二章 系统组成及功能 | 第14-17页 |
2.1 系统组成 | 第14-15页 |
2.2 设计要求 | 第15-17页 |
第三章 组成模块选型及选型 | 第17-23页 |
3.1 母板及主处理模块 | 第17-18页 |
3.2 共享存储器光纤模块 | 第18-20页 |
3.3 智能I/O模块 | 第20-21页 |
3.4 电源模块 | 第21页 |
3.5 通道切换控制模块 | 第21-23页 |
第四章 主要模块硬件及逻辑设计 | 第23-48页 |
4.1 智能IO卡硬件及FPGA逻辑设计 | 第23-36页 |
4.1.1 智能IO卡硬件设计 | 第23-26页 |
4.1.2 PMC智能IO卡FPGA逻辑设计 | 第26-36页 |
4.2 VME-PCI载板硬件及FPGA逻辑设计 | 第36-45页 |
4.2.1 CARRIER板硬件设计 | 第36-38页 |
4.2.2 CARRIER板FFGA逻辑设计 | 第38-45页 |
4.3 1394B总线接口模块 | 第45-47页 |
4.4 通道切换控制卡设计 | 第47-48页 |
第五章 软件设计 | 第48-62页 |
5.1 程序描述 | 第48页 |
5.2 主、备通道功能 | 第48-49页 |
5.3 主备通道系统框图 | 第49-50页 |
5.4 主、备通道流程图 | 第50-51页 |
5.5 模块表管理组件 | 第51-52页 |
5.6 调度处理组件 | 第52-54页 |
5.7 系统监测组件接口 | 第54-55页 |
5.8 配置管理组件接口 | 第55页 |
5.9 自检组件接口 | 第55-56页 |
5.10 数据同步组件接口 | 第56-57页 |
5.11 周期同步组件接口 | 第57-59页 |
5.12 监控通道功能 | 第59-60页 |
5.13 监控通道流程图 | 第60-62页 |
第六章 子模块的设计与认证 | 第62-67页 |
6.1 子模块详细设计 | 第62-65页 |
6.1.1 主、备通道模块流程图 | 第62-64页 |
6.1.2 监控通道流程图 | 第64-65页 |
6.2 子模块的论证 | 第65-67页 |
6.2.1 主通道模块设计与论证 | 第65页 |
6.2.2 备通道模块设计与论证 | 第65-66页 |
6.2.3 监控通道模块设计与论证 | 第66-67页 |
第七章 系统测试及验收方法 | 第67-82页 |
7.1 验收要求及方案 | 第67-72页 |
7.1.1 测试机 | 第68-69页 |
7.1.2 RS422接口卡 | 第69-70页 |
7.1.3 ARINC429接口卡 | 第70-71页 |
7.1.4 DIO接口卡 | 第71-72页 |
7.2 验收方法 | 第72-73页 |
7.3 测试流程 | 第73-82页 |
7.3.1 I/C性能测试 | 第73-79页 |
7.3.2 切换和重构功能测试 | 第79-82页 |
第八章 系统设计总结 | 第82-84页 |
8.1 主、备通道模块设计总结 | 第82-83页 |
8.2 监控通道模块设计总结 | 第83页 |
8.3 系统优缺点比较 | 第83-84页 |
参考文献 | 第84-86页 |
致谢 | 第86页 |