基于DDS的雷达信号源设计
| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 符号对照表 | 第12-13页 |
| 缩略语对照表 | 第13-16页 |
| 第一章 绪论 | 第16-20页 |
| 1.1 选题背景及研究意义 | 第16页 |
| 1.2 频率合成技术及发展应用 | 第16-18页 |
| 1.3 论文内容安排 | 第18-20页 |
| 第二章 DDS技术的理论研究 | 第20-34页 |
| 2.1 DDS技术的原理和特点 | 第20-23页 |
| 2.1.1 DDS技术的基本原理 | 第20-21页 |
| 2.1.2 DDS技术的结构 | 第21-23页 |
| 2.1.3 DDS技术的工作特点 | 第23页 |
| 2.2 DDS系统输出的频谱分析 | 第23-30页 |
| 2.2.1 理想DDS系统频谱分析 | 第23-25页 |
| 2.2.2 非理想DDS系统频谱分析 | 第25-30页 |
| 2.3 改善DDS杂散的方法 | 第30-33页 |
| 2.4 本章小节 | 第33-34页 |
| 第三章 系统方案及硬件设计 | 第34-48页 |
| 3.1 系统方案设计 | 第34-35页 |
| 3.2 系统整体结构 | 第35页 |
| 3.3 各模块设计 | 第35-46页 |
| 3.3.1 FPGA模块设计 | 第35-36页 |
| 3.3.2 D/A模块设计 | 第36-37页 |
| 3.3.3 USB模块设计 | 第37-41页 |
| 3.3.4 低通滤波模块设计 | 第41-42页 |
| 3.3.5 时钟和电源模块 | 第42-45页 |
| 3.3.6 DDS模块设计 | 第45-46页 |
| 3.4 本章小节 | 第46-48页 |
| 第四章 基于DDS的雷达信号源的逻辑设计 | 第48-74页 |
| 4.1 时钟模块的初始化配置 | 第48-53页 |
| 4.1.1 SPI协议的介绍与配置 | 第48-50页 |
| 4.1.2 AD9516的配置 | 第50-53页 |
| 4.2 USB传输通信模块 | 第53-57页 |
| 4.2.1 Slave FIFO模式简介 | 第53-54页 |
| 4.2.2 USB模块的读写控制 | 第54-57页 |
| 4.3 DDS控制模块 | 第57-61页 |
| 4.4 DDS系统波形生成 | 第61-68页 |
| 4.4.1 相位累加器设计 | 第61-62页 |
| 4.4.2 正弦查询表设计 | 第62-63页 |
| 4.4.3 波形产生 | 第63-68页 |
| 4.5 DDS模块优化及优化前后对比分析 | 第68-73页 |
| 4.5.1 DDS模块优化 | 第68-70页 |
| 4.5.2 DDS优化前后对比分析 | 第70-73页 |
| 4.6 本章小节 | 第73-74页 |
| 第五章 工作总结与展望 | 第74-76页 |
| 参考文献 | 第76-80页 |
| 致谢 | 第80-82页 |
| 作者简介 | 第82-83页 |