基于DSP的雷达目标回波信号杂波抑制方法的研究
| 摘要 | 第4-5页 |
| ABSTRACT | 第5页 |
| 第一章 绪论 | 第8-11页 |
| 1.1 研究背景与研究意义 | 第8页 |
| 1.2 雷达信号处理研究现状 | 第8-10页 |
| 1.3 论文的主要研究内容及章节安排 | 第10-11页 |
| 第二章 雷达信号分析及杂波特性分析 | 第11-19页 |
| 2.1 雷达信号 | 第11-15页 |
| 2.1.1 雷达发射信号 | 第11-13页 |
| 2.1.2 雷达回波信号 | 第13-15页 |
| 2.2 雷达杂波 | 第15-17页 |
| 2.2.1 雷达杂波 | 第15-16页 |
| 2.2.2 雷达杂波统计特性 | 第16-17页 |
| 2.3 雷达回波信号仿真 | 第17-18页 |
| 2.4 本章小结 | 第18-19页 |
| 第三章 雷达杂波抑制方法 | 第19-32页 |
| 3.1 动目标显示 | 第19-22页 |
| 3.2 动目标检测 | 第22-25页 |
| 3.3 其他杂波抑制方法 | 第25-31页 |
| 3.3.1 脉冲多普勒技术 | 第25页 |
| 3.3.2 杂波图技术 | 第25-26页 |
| 3.3.3 恒虚警检测 | 第26-31页 |
| 3.4 本章小结 | 第31-32页 |
| 第四章 硬件设计与实现 | 第32-41页 |
| 4.1 系统硬件总体方案 | 第32页 |
| 4.2 硬件模块器件选型 | 第32-33页 |
| 4.3 硬件模块设计与调试 | 第33-35页 |
| 4.3.1 信号线性放大调理 | 第33-34页 |
| 4.3.2 模数转换电路 | 第34-35页 |
| 4.4 数字信号处理部分 | 第35-38页 |
| 4.4.1 DSP及外围电路 | 第35-37页 |
| 4.4.2 FPGA及外围电路 | 第37-38页 |
| 4.5 数据传输部分 | 第38-39页 |
| 4.6 系统电源部分 | 第39-40页 |
| 4.7 本章小结 | 第40-41页 |
| 第五章 软件编程实现 | 第41-51页 |
| 5.1 DSP控制管理程序 | 第41-46页 |
| 5.1.1 DSP开发流程 | 第41页 |
| 5.1.2 DSP初始化设置 | 第41-46页 |
| 5.2 目标回波编译方法 | 第46-48页 |
| 5.2.1 CCSLINK配置方法 | 第46-47页 |
| 5.2.2 目标回波脉冲压缩代码生成 | 第47-48页 |
| 5.3 杂波抑制算法仿真 | 第48-50页 |
| 5.4 本章总结 | 第50-51页 |
| 第六章 总结和展望 | 第51-52页 |
| 参考文献 | 第52-54页 |
| 致谢 | 第54页 |