X波段连续波导航雷达收发前端的设计与实现
摘要 | 第3-4页 |
Abstract | 第4-5页 |
注释表 | 第9-11页 |
第1章 绪论 | 第11-18页 |
1.1 选题背景及意义 | 第11-13页 |
1.2 研究现状 | 第13-15页 |
1.2.1 船载导航雷达的发展及研究现状 | 第13-14页 |
1.2.2 LFMCW雷达的发展概况 | 第14-15页 |
1.3 本文主要研究内容及章节安排 | 第15-18页 |
第2章 调频连续波雷达技术及频率合成技术 | 第18-27页 |
2.1 调频连续波雷达技术 | 第18-22页 |
2.1.1 线性调频连续波雷达技术 | 第18页 |
2.1.2 线性调频连续波雷达特点 | 第18-21页 |
2.1.3 线性调频连续波雷达回波信号分析 | 第21-22页 |
2.2 频率合成技术 | 第22-26页 |
2.2.1 DDS基本结构 | 第22-24页 |
2.2.2 频率合成器的主要技术指标 | 第24-25页 |
2.2.3 直接数字频率合成技术特点 | 第25-26页 |
2.3 本章小结 | 第26-27页 |
第3章 系统方案研究与设计 | 第27-44页 |
3.1 收发前端主要技术指标 | 第27-32页 |
3.1.1 发射机主要技术指标 | 第27页 |
3.1.2 接收机主要技术指标 | 第27-28页 |
3.1.3 关键技术指标分析 | 第28-32页 |
3.2 收发前端总体设计 | 第32-34页 |
3.2.1 系统结构设计 | 第32-33页 |
3.2.2 系统架构分析 | 第33页 |
3.2.3 收发前端框图设计 | 第33-34页 |
3.3 主要芯片选型 | 第34-40页 |
3.3.1 直接数字频率合成器芯片AD9914 | 第34-35页 |
3.3.2 低噪声放大器HMC903LP3E | 第35-37页 |
3.3.3 有源倍频器HMC368LP4E | 第37-38页 |
3.3.4 双平衡混频器HMC412BMS8 | 第38页 |
3.3.5 RF/IF增益模块ADL5611 | 第38-40页 |
3.4 系统方案可行性分析 | 第40-43页 |
3.4.1 接收链路 | 第40页 |
3.4.2 发射链路 | 第40-41页 |
3.4.3 控制模块 | 第41-42页 |
3.4.4 时钟模块 | 第42页 |
3.4.5 电源模块 | 第42-43页 |
3.5 本章小结 | 第43-44页 |
第4章 系统硬件设计与实现 | 第44-68页 |
4.1 硬件结构设计 | 第44-45页 |
4.2 发射链路的设计 | 第45-50页 |
4.2.1 发射链路方案论述 | 第45-46页 |
4.2.2 发射链路DDS模块设计 | 第46-48页 |
4.2.3 发射链路上变频模块设计 | 第48-49页 |
4.2.4 发射链路倍频模块设计 | 第49-50页 |
4.3 接收链路的仿真与设计 | 第50-56页 |
4.3.1 接收链路方案论述 | 第50-51页 |
4.3.2 接收链路方案仿真 | 第51-53页 |
4.3.3 接收链路LNA模块设计 | 第53-54页 |
4.3.4 接收链路下变频模块设计 | 第54页 |
4.3.5 接收链路中频放大模块设计 | 第54-56页 |
4.4 时钟模块设计 | 第56-58页 |
4.5 控制模块设计 | 第58-59页 |
4.6 电源模块设计 | 第59-62页 |
4.6.1 EP4CE10E22C8N的电源设计 | 第59-61页 |
4.6.2 AD9914的电源设计 | 第61-62页 |
4.7 硬件实现 | 第62-67页 |
4.7.1 射频电路板设计基本要求 | 第62-65页 |
4.7.2 PCB布局布线及实物图 | 第65-67页 |
4.8 本章小结 | 第67-68页 |
第5章 系统测试 | 第68-77页 |
5.1 测试方案 | 第68-69页 |
5.2 测试场景 | 第69页 |
5.3 测试结果 | 第69-74页 |
5.3.1 时钟模块测试 | 第69-71页 |
5.3.2 发射链路测试 | 第71-73页 |
5.3.3 接收链路测试 | 第73-74页 |
5.4 测试结果分析 | 第74-76页 |
5.5 本章小结 | 第76-77页 |
第6章 总结与展望 | 第77-79页 |
6.1 课题总结 | 第77-78页 |
6.2 课题展望 | 第78-79页 |
参考文献 | 第79-83页 |
致谢 | 第83-84页 |
攻读硕士学位期间从事的科研工作及取得的成果 | 第84页 |