10位10MHz SAR ADC设计
摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
1 引言 | 第7-10页 |
·选题背景及意义 | 第7-9页 |
·国内外研究现状 | 第9-10页 |
2 ADC基本概述 | 第10-19页 |
·ADC的基本原理介绍 | 第10页 |
·ADC的分类 | 第10-13页 |
·逐次逼近型ADC | 第10-11页 |
·过采样型ADC | 第11-12页 |
·闪速型ADC | 第12页 |
·流水线型ADC | 第12-13页 |
·ADC的性能特性 | 第13-18页 |
·静态特性参数 | 第13-16页 |
·动态特性参数 | 第16-18页 |
小结 | 第18-19页 |
3 逐次逼近型ADC转换器中的非理想因素分析 | 第19-24页 |
·逐次逼近ADC中的噪声 | 第19-20页 |
·热噪声 | 第19-20页 |
·闪烁噪声 | 第20页 |
·电荷注入和时钟馈通 | 第20-23页 |
·电荷注入 | 第20-21页 |
·时钟馈通 | 第21-22页 |
·比较器失调 | 第22-23页 |
本章小结 | 第23-24页 |
4 本文SAR ADC结构 | 第24-29页 |
·系统结构与原理 | 第24-27页 |
·系统耗优化分析 | 第27-28页 |
本章小结 | 第28-29页 |
5 关键电路的设计 | 第29-50页 |
·采样/保持电路工作原理 | 第29-34页 |
·开关导通阻抗 | 第30-31页 |
·栅压自举开关设计 | 第31-34页 |
·内置DAC设计 | 第34-36页 |
·电容 | 第35-36页 |
·比较器设计 | 第36-43页 |
·比较器工作原理 | 第37-38页 |
·比较器静态特性 | 第38-39页 |
·比较器传输延迟 | 第39-41页 |
·减小比较器回馈噪声设计 | 第41-42页 |
·比较器版图设计 | 第42-43页 |
·逐次逼近数字控制逻辑设计 | 第43-45页 |
·数字逻辑控制基本单元的设计 | 第43-45页 |
·时序逻辑控制电路设计 | 第45-49页 |
·内置DAC控制逻辑 | 第45-47页 |
·电容阵列控制开关 | 第47-49页 |
本章小结 | 第49-50页 |
6 版图整体设计和仿真 | 第50-56页 |
本章小结 | 第55-56页 |
总结与展望 | 第56-57页 |
参考文献 | 第57-61页 |
申请学位期间的研究成果及发表的学术论文 | 第61-62页 |
致谢 | 第62页 |