负相关模拟电路的演化模型研究
摘要 | 第1-7页 |
ABSTRACT | 第7-11页 |
插图 | 第11-12页 |
表格 | 第12-13页 |
第一章 绪论 | 第13-21页 |
·引言 | 第13-14页 |
·负相关模拟电路演化容错方法概述 | 第14-19页 |
·负相关神经网络集成背景介绍 | 第15-16页 |
·模拟电路演化设计方法概述 | 第16-18页 |
·负相关冗余演化容错设计方法研究现状 | 第18-19页 |
·本文工作 | 第19-21页 |
第二章 基于随机排序的多种群负相关冗余演化模型 | 第21-37页 |
·引言 | 第21页 |
·约束优化角度分析负相关模拟电路设计问题 | 第21-23页 |
·负相关异构模拟电路设计问题分析 | 第21-22页 |
·基于进化算法的约束处理技术 | 第22-23页 |
·基于随机排序的多种群负相关冗余演化模型 | 第23-31页 |
·基于多种群的负相关冗余演化模型 | 第24-25页 |
·负相关冗余演化模型中的随机排序方法 | 第25-28页 |
·基于线性编码和遗传算法的模拟电路演化设计 | 第28-31页 |
·实验及结果分析 | 第31-36页 |
·实验目的 | 第31页 |
·参数设置 | 第31-32页 |
·实验结果及分析 | 第32-36页 |
·本章小结 | 第36-37页 |
第三章 基于单种群的负相关模拟电路演化模型 | 第37-50页 |
·引言 | 第37页 |
·单种群负相关冗余演化模型 | 第37-43页 |
·现有负相关冗余演化设计模型分析 | 第38-39页 |
·单种群负相关冗余演化模型构造 | 第39-41页 |
·基于实数片段编码的最优化引擎DE_SR | 第41-43页 |
·实验及结果分析 | 第43-49页 |
·实验目的及参数设置 | 第43-44页 |
·实验结果及分析 | 第44-49页 |
·本章小结 | 第49-50页 |
第四章 负相关冗余电路结合方法的探索研究 | 第50-62页 |
·引言 | 第50页 |
·基于加权平均的负相关冗余电路模型 | 第50-52页 |
·负相关冗余容错电路性能测试实验设计 | 第52-61页 |
·故障仿真模式 | 第52-53页 |
·容错评估模型 | 第53-54页 |
·实验及结果分析 | 第54-61页 |
·本章小结 | 第61-62页 |
第五章 工作总结 | 第62-64页 |
参考文献 | 第64-70页 |
致谢 | 第70-71页 |
在读期间发表的学术论文与取得的研究成果 | 第71页 |