基于卫星星际链路突发体制收发信机的同步实现
摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-7页 |
1 绪论 | 第7-11页 |
·研究背景与意义 | 第7-8页 |
·卫星星际链路国内外发展情况 | 第8-9页 |
·国外发展情况 | 第8-9页 |
·国内发展情况 | 第9页 |
·论文研究内容与结构安排 | 第9-11页 |
2 卫星星际链路收发信机 | 第11-17页 |
·星际链路 | 第11页 |
·星际链路的信号体制 | 第11-13页 |
·扩频信号 | 第12-13页 |
·基于扩频调制的星际链路收发信机组成 | 第13-14页 |
·扩频信号同步技术 | 第14-17页 |
3 快速同步技术 | 第17-38页 |
·基于并行码相位搜索的扩频信号快速捕获技术 | 第17-22页 |
·扩频码的产生 | 第17-19页 |
·基于并行码相位捕获 | 第19-21页 |
·虚警漏警 | 第21-22页 |
·扩频码捕获性能分析 | 第22-24页 |
·码捕获性能 | 第22-23页 |
·码捕获时间 | 第23-24页 |
·扩频信号码环快速跟踪 | 第24-38页 |
·码跟踪环路原理 | 第24-34页 |
·码相位估计 | 第34-35页 |
·载波辅助的码跟踪环 | 第35-38页 |
4 收发信机快速同步模块的设计仿真 | 第38-45页 |
·收发信机的整体设计 | 第38-40页 |
·星际链路收发信机 | 第38页 |
·中频处理单元 | 第38-40页 |
·码捕获和跟踪 | 第40-45页 |
·码捕获模块设计 | 第41-43页 |
·码跟踪模块设计 | 第43-45页 |
5 系统硬件电路的设计与测试 | 第45-53页 |
·硬件平台设计 | 第45-48页 |
·ADC模块设计 | 第46-47页 |
·DAC模块设计 | 第47-48页 |
·实物与测试结果 | 第48-53页 |
·收发信机测试连接 | 第48-50页 |
·码捕获测试结果 | 第50页 |
·码跟踪测试结果 | 第50-51页 |
·捕获时间 | 第51-53页 |
结论 | 第53-54页 |
致谢 | 第54-55页 |
参考文献 | 第55-57页 |