LDPC码快速及低错误平层译码算法研究
作者简介 | 第1-4页 |
摘要 | 第4-6页 |
Abstract | 第6-11页 |
主要缩略语对照表 | 第11-12页 |
第一章 绪论 | 第12-18页 |
·信道编码的发展简史 | 第12-13页 |
·LDPC 码的发展与现状 | 第13-15页 |
·LDPC 码构造 | 第13-14页 |
·LDPC 译码算法 | 第14-15页 |
·论文的主要工作和安排 | 第15-18页 |
第二章 LDPC 码的基本原理 | 第18-38页 |
·LDPC 码基本概念 | 第18-19页 |
·LDPC 码构造方法 | 第19-29页 |
·PEG 构造方法 | 第19-20页 |
·基于有限几何构造 LDPC 码 | 第20-25页 |
·基于有限域构造的准循环 LDPC 码 | 第25-29页 |
·LDPC 码编码算法 | 第29-34页 |
·传统编码算法 | 第29页 |
·基于 RU 算法的编码算法 | 第29-30页 |
·一般 QC-LDPC 码的编码算法 | 第30-31页 |
·具有双对角 QC-LDPC 码的编码算法 | 第31-34页 |
·LDPC 译码迭代停止算法研究 | 第34-38页 |
·适用于双对角校验矩阵的提前停止算法 | 第34-35页 |
·基于信息节点 LLR 值样本方差的迭代停止算法 | 第35-36页 |
·混合迭代停止算法 | 第36-38页 |
第三章 大列重 LDPC 码快速译码算法研究 | 第38-56页 |
·引言 | 第38-39页 |
·MBF 及其改进算法 | 第39-40页 |
·FMBF 算法核心模块硬件设计 | 第40-44页 |
·MIN/MAX 电路设计 | 第40-42页 |
·翻转比特选择电路 | 第42-44页 |
·译码复杂度 | 第44页 |
·时延分析 | 第44-46页 |
·仿真分析 | 第46-53页 |
·本章小结 | 第53-56页 |
第四章 小列重 LDPC 码快速译码算法研究 | 第56-72页 |
·引言 | 第56-57页 |
·IRRWBF 算法 | 第57-58页 |
·FRRWBF 算法 | 第58-59页 |
·多比特选择机制 | 第58页 |
·迭代提前停止机制 | 第58-59页 |
·FRRWBF 算法 | 第59页 |
·ASRRWBF 算法 | 第59-63页 |
·循环翻转现象 | 第60-61页 |
·多比特选择机制 | 第61-62页 |
·循环翻转消除机制 | 第62-63页 |
·ASRRWBF 算法 | 第63页 |
·仿真分析 | 第63-70页 |
·本章小结 | 第70-72页 |
第五章 LPDC 码低错误平层译码算法研究 | 第72-84页 |
·引言 | 第72-73页 |
·基于稳定陷阱集的改进置信传播算法 | 第73-76页 |
·稳定陷阱集的概念 | 第73-74页 |
·改进的置信传播算法 | 第74-76页 |
·基于不稳定陷阱集的改进置信传播算法 | 第76-78页 |
·不稳定陷阱集的概念 | 第76-77页 |
·改进的置信传播算法 | 第77-78页 |
·仿真分析 | 第78-83页 |
·本章小结 | 第83-84页 |
第六章 LDPC 码快速译码器的 FPGA 实现 | 第84-92页 |
·引言 | 第84-85页 |
·FWBF 算法 | 第85页 |
·FPGA 实现技术 | 第85-90页 |
·冗余存储模块 | 第86-87页 |
·最值求解模块 | 第87-89页 |
·品质因素存储模块 | 第89-90页 |
·翻转译码模块 | 第90页 |
·仿真分析 | 第90-91页 |
·本章小节 | 第91-92页 |
第七章 工作展望 | 第92-94页 |
致谢 | 第94-96页 |
参考文献 | 第96-106页 |
研究成果 | 第106-108页 |