| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 第1章 绪论 | 第10-16页 |
| ·选题背景和研究意义 | 第10-11页 |
| ·国内外研究现状 | 第11-12页 |
| ·编码算法的改进 | 第11-12页 |
| ·编解码器的实现与应用 | 第12页 |
| ·论文的主要研究内容 | 第12-13页 |
| ·论文的组织结构 | 第13-16页 |
| 第2章 视频压缩编码原理及H.264 编码标准 | 第16-36页 |
| ·视频压缩编码原理 | 第16-19页 |
| ·视频压缩编码方法 | 第16-18页 |
| ·有损压缩及无损压缩 | 第18页 |
| ·混合编码体系 | 第18-19页 |
| ·视频压缩编码标准 | 第19-22页 |
| ·视频压缩编码标准的内容 | 第19页 |
| ·视频压缩编码标准的演进 | 第19-22页 |
| ·H.264 视频压缩编码标准简介 | 第22-26页 |
| ·发展沿革 | 第22页 |
| ·H.264 的结构 | 第22-26页 |
| ·H.264 的主要算法 | 第26-33页 |
| ·帧内预测 | 第26-27页 |
| ·帧间预测 | 第27-28页 |
| ·整数变换和量化 | 第28-33页 |
| ·H.264 的开源编码器 | 第33-34页 |
| ·本章小结 | 第34-36页 |
| 第3章 H.264 视频压缩编码SOPC设计 | 第36-58页 |
| ·SOPC相关技术 | 第36-39页 |
| ·SOPC简介 | 第36页 |
| ·Xilinx 集成开发环境 | 第36-37页 |
| ·Xilinx SOPC开发流程 | 第37-39页 |
| ·Xilinx FPGA开发平台 | 第39页 |
| ·视频编码SOPC设计 | 第39-51页 |
| ·编码器软硬件协同设计 | 第40-48页 |
| ·系统硬件设计 | 第48-49页 |
| ·基础硬件平台的搭建 | 第49-51页 |
| ·SOPC软件移植 | 第51-55页 |
| ·X.264 源程序移植 | 第51-52页 |
| ·BSP的配置 | 第52-54页 |
| ·文件系统的连接 | 第54页 |
| ·编译连接文件的设置 | 第54-55页 |
| ·串口的交互程序 | 第55页 |
| ·基于TFTP协议的文件传输程序 | 第55页 |
| ·SOPC软件测试 | 第55-57页 |
| ·文件传输程序测试 | 第55-56页 |
| ·X.264 编码程序测试 | 第56-57页 |
| ·本章小结 | 第57-58页 |
| 第4章 MicroBlaze双精度浮点运算单元设计 | 第58-72页 |
| ·MicroBlaze硬件加速原理 | 第58-59页 |
| ·FSL总线简介 | 第59-60页 |
| ·双精度浮点运算单元设计 | 第60-69页 |
| ·DPFP IP核定制 | 第60-62页 |
| ·DPFP运算单元顶层模块 | 第62-64页 |
| ·DPFP运算单元挂载 | 第64-66页 |
| ·DPFP运算单元驱动 | 第66-69页 |
| ·双精度浮点运算单元集成测试 | 第69-70页 |
| ·本章小结 | 第70-72页 |
| 第5章 H.264 硬件编码IP核与帧内编码回路设计 | 第72-86页 |
| ·H.264 硬件编码IP核设计 | 第72-73页 |
| ·IP核结构 | 第72页 |
| ·IP核接口 | 第72-73页 |
| ·帧内预测模块 | 第73-76页 |
| ·I4MB预测产生模块 | 第73-75页 |
| ·I16MB预测产生模块 | 第75-76页 |
| ·模式决定模块 | 第76-78页 |
| ·模式决定算法分析 | 第76-77页 |
| ·模式决定架构 | 第77-78页 |
| ·整数变换模块 | 第78-79页 |
| ·量化模块 | 第79-80页 |
| ·反量化及反变换模块 | 第80-82页 |
| ·反量化模块 | 第80-81页 |
| ·反变换模块 | 第81-82页 |
| ·帧内编码回路各模块综合、仿真结果及分析 | 第82-85页 |
| ·模式决定架构 | 第82-83页 |
| ·变换量化、反变换反量化模块 | 第83-85页 |
| ·帧内编码回路 | 第85页 |
| ·本章小结 | 第85-86页 |
| 结论 | 第86-88页 |
| 参考文献 | 第88-92页 |
| 攻读硕士学位期间发表的学术论文 | 第92-94页 |
| 致谢 | 第94页 |