多节点动态组网数据链关键技术研究与实现
摘要 | 第1-6页 |
ABSTRACT | 第6-7页 |
目录 | 第7-14页 |
第一章 绪论 | 第14-18页 |
·研究背景及意义 | 第14-15页 |
·本文主要贡献 | 第15-16页 |
·文章内容与结构安排 | 第16-18页 |
第二章 多节点动态组网数据链技术现状与需求分析 | 第18-37页 |
·引言 | 第18页 |
·多节点动态组网数据链技术现状 | 第18-35页 |
·窄波束定向组网 | 第18-26页 |
·低时延高速数据传输 | 第26-31页 |
·抗干扰低截获率 | 第31-35页 |
·多节点动态组网数据链需求分析 | 第35-36页 |
·功能需求 | 第36页 |
·性能需求 | 第36页 |
·本章小结 | 第36-37页 |
第三章 多节点动态组网数据链物理层方案设计 | 第37-60页 |
·引言 | 第37页 |
·物理层传输方案 | 第37-38页 |
·帧格式和数据封装 | 第38-41页 |
·数据帧结构 | 第38页 |
·时隙的封装 | 第38-41页 |
·传输格式的选择 | 第41-42页 |
·编码方式 | 第41页 |
·扩频倍数 | 第41页 |
·物理层支持速率 | 第41-42页 |
·物理层关键技术 | 第42-56页 |
·同步技术 | 第42-49页 |
·信道编译码 | 第49-56页 |
·物理层处理过程 | 第56-59页 |
·绝对时间同步 | 第56-57页 |
·闭环功率控制 | 第57-58页 |
·典型组网流程 | 第58-59页 |
·本章小结 | 第59-60页 |
第四章 基于 FPGA 平台的关键技术实现 | 第60-87页 |
·引言 | 第60页 |
·FPGA 软件总体设计 | 第60-64页 |
·开发环境介绍 | 第60页 |
·软件总体架构 | 第60-64页 |
·上行链路实现 | 第64-73页 |
·上行链路顶层设计 | 第64-65页 |
·上行链路子模块设计 | 第65-73页 |
·编译综合报告 | 第73页 |
·下行链路实现 | 第73-86页 |
·下行链路顶层设计 | 第73-74页 |
·下行链路子模块设计 | 第74-86页 |
·编译综合报告 | 第86页 |
·本章小结 | 第86-87页 |
第五章 系统测试与结果分析 | 第87-96页 |
·引言 | 第87页 |
·测试平台 | 第87-88页 |
·组网功能测试 | 第88-90页 |
·测试方法 | 第89页 |
·结果分析 | 第89-90页 |
·数据收发测试 | 第90-92页 |
·测试方法 | 第90-92页 |
·结果分析 | 第92页 |
·误码率和丢包率测试 | 第92-95页 |
·测试方法 | 第92-93页 |
·结果分析 | 第93-95页 |
·本章小结 | 第95-96页 |
第六章 结束语 | 第96-98页 |
·本文总结及主要贡献 | 第96页 |
·下一步工作的建议 | 第96-98页 |
致谢 | 第98-99页 |
参考文献 | 第99-102页 |
个人简历 | 第102-103页 |
攻读硕士学位期间的研究成果 | 第103-104页 |