基于FPGA的可重构多总线通信单元设计
| 摘要 | 第1-6页 |
| Abstract | 第6-13页 |
| 1 绪论 | 第13-27页 |
| ·论文背景及意义 | 第13-16页 |
| ·国内外发展现状 | 第16-24页 |
| ·总线的发展现状 | 第16-20页 |
| ·可重构技术发展现状 | 第20-24页 |
| ·论文研究内容和目标 | 第24-27页 |
| 2 系统总体设计方案 | 第27-31页 |
| ·多总线通信单元概述 | 第27-28页 |
| ·系统功能描述 | 第28页 |
| ·总体方案设计 | 第28-30页 |
| ·本章小结 | 第30-31页 |
| 3 基于 FPGA 的多总线通信单元硬件设计 | 第31-44页 |
| ·FPGA 硬件单元设计 | 第31-39页 |
| ·FPGA 主控芯片选型 | 第31-33页 |
| ·电源电路设计 | 第33-35页 |
| ·时钟电路设计 | 第35-36页 |
| ·配置电路设计 | 第36-37页 |
| ·复位电路设计 | 第37页 |
| ·外部存储电路设计 | 第37-39页 |
| ·总线单元设计 | 第39-43页 |
| ·CAN 总线硬件电路设计 | 第39-40页 |
| ·USB 接口电路设计 | 第40-41页 |
| ·RS-422 接口电路设计 | 第41-43页 |
| ·本章小结 | 第43-44页 |
| 4 基于 FPGA的串行总线协议实现 | 第44-67页 |
| ·CAN 总线协议的实现 | 第44-53页 |
| ·CAN 总线概述 | 第44-45页 |
| ·CAN 总线通信协议 | 第45-49页 |
| ·CAN 通信程序设计 | 第49-53页 |
| ·CAN 通信时序仿真 | 第53页 |
| ·USB 总线通信设计 | 第53-60页 |
| ·USB 通信简介及协议 | 第53-57页 |
| ·USB 控制程序设计 | 第57-60页 |
| ·USB 通信时序仿真 | 第60页 |
| ·RS-422通信接口设计 | 第60-66页 |
| ·RS-422 简介及通讯协议 | 第60-62页 |
| ·RS-422 程序设计 | 第62-65页 |
| ·RS-422 时序仿真 | 第65-66页 |
| ·本章小结 | 第66-67页 |
| 5 基于 FPGA的可重构设计 | 第67-81页 |
| ·可重构技术概念 | 第67页 |
| ·可重构技术划分 | 第67-73页 |
| ·按重构粒度分类 | 第67-68页 |
| ·按重构的方式分 | 第68-70页 |
| ·按耦合方式分 | 第70-73页 |
| ·FPGA 的配置实现 | 第73-74页 |
| ·系统的可重构设计 | 第74-75页 |
| ·处理单元设计 | 第75-77页 |
| ·配置单元设计 | 第77-78页 |
| ·可重构配置时序仿真 | 第78-80页 |
| ·本章小结 | 第80-81页 |
| 6 系统实验研究 | 第81-85页 |
| ·实验目的 | 第81页 |
| ·实验测试平台 | 第81页 |
| ·CAN 模块收发功能测试 | 第81-83页 |
| ·RS-422 模块收发功能测试 | 第83-84页 |
| ·本章小结 | 第84-85页 |
| 7 总结与展望 | 第85-87页 |
| 附录 | 第87-89页 |
| 参考文献 | 第89-97页 |
| 攻读硕士学位期间发表的论文及所取得的研究成果 | 第97-98页 |
| 致谢 | 第98-99页 |